طراحی تکاملی مدارات آنالوگ CMOS بر پایه ی قابلیت اطمینان

سال انتشار: 1391
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 1,038

فایل این مقاله در 10 صفحه با فرمت PDF قابل دریافت می باشد

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

ICEEE04_288

تاریخ نمایه سازی: 6 مهر 1391

چکیده مقاله:

هدف این مقاله ایجد الگوریتمی تکاملی برای طراحی خودکار مدارهای آنالوگ CMOS است که علاوه بر ارضاء معیارهای طراحی مدار، مداری با قابلیت اطمینان بالا پیشنهاد کند. برای این منظور به معرفی روشی برای محاسبه ی قابلیت اطمینان مدارهای آنالوگ، پیشنهاد روشی جدید برای نمایش کروموزومی آنها و پیشنهاد الگوریتمی جدید برای تکامل همزمان ساختار و اندازه ی ا لمان های مدار خواهیم پرداخت. در نهایت از موارد طرح شده برای طراحی خودکار یک تقویت کننده ی عملیاتی و مقایسه ی نتایج حاصل با الگوریتم مونت کارلو استفاده خواهیم کرد. نتایج حاصل از شبیه سازی، افزایش سرعت همگرایی الگوریتم تکاملی پیشنهادی نسبت به الگوریتم های موجود را نشان می دهد. همچنین در طراحی یک نمونه تقویت کننده ی عملیاتی به مدارهایی با قابلیت اطمینان نزدیک به یک دست یافتیم.

نویسندگان

مهدی اسعدی

دانشکده فنی و مهندسی دانشگاه آزاد اسلامی واحد مشهد

سیدجواد سید مهدوی چابک

دانشکده فنی و مهندسی دانشگاه آزاد اسلامی واحد مشهد

مراجع و منابع این مقاله:

لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :