CIVILICA We Respect the Science
ناشر تخصصی کنفرانسهای ایران
عنوان
مقاله

Employing Different Modes of Power Gating on ARM Processors by 16nm FinFET

اعتبار موردنیاز : ۱ | تعداد صفحات: ۵ | تعداد نمایش خلاصه: ۱۱۸۶ | نظرات: ۰
سرفصل ارائه مقاله: مهندسی برق - الکترونیک
سال انتشار: ۱۳۹۲
کد COI مقاله: ICEEE05_017
زبان مقاله: انگلیسی
حجم فایل: ۴۷۱.۳۴ کیلوبایت (فایل این مقاله در ۵ صفحه با فرمت PDF قابل دریافت می باشد)

راهنمای دانلود فایل کامل این مقاله

اگر در مجموعه سیویلیکا عضو نیستید، به راحتی می توانید از طریق فرم روبرو اصل این مقاله را خریداری نمایید.
با عضویت در سیویلیکا می توانید اصل مقالات را با حداقل ۳۳ درصد تخفیف (دو سوم قیمت خرید تک مقاله) دریافت نمایید. برای عضویت در سیویلیکا به صفحه ثبت نام مراجعه نمایید. در صورتی که دارای نام کاربری در مجموعه سیویلیکا هستید، ابتدا از قسمت بالای صفحه با نام کاربری خود وارد شده و سپس به این صفحه مراجعه نمایید.
لطفا قبل از اقدام به خرید اینترنتی این مقاله، ابتدا تعداد صفحات مقاله را در بالای این صفحه کنترل نمایید.
برای راهنمایی کاملتر راهنمای سایت را مطالعه کنید.

خرید و دانلود فایل مقاله

با استفاده از پرداخت اینترنتی بسیار سریع و ساده می توانید اصل این مقاله را که دارای ۵ صفحه است در اختیار داشته باشید.

قیمت این مقاله : ۳,۰۰۰ تومان

آدرس ایمیل خود را در کادر زیر وارد نمایید:

مشخصات نویسندگان مقاله Employing Different Modes of Power Gating on ARM Processors by 16nm FinFET

  Mohsen Jafari - School of Electrical and Computer, Collage of Engineering, University of Tehran, Tehran, Iran
    Mohsen Imani - School of Electrical and Computer, Collage of Engineering, University of Tehran, Tehran, Iran
  Morteza Fathipour - Associate professor of Electrical and Computer, Collage of Engineering, University of Tehran, Tehran, Iran,

چکیده مقاله:

In this paper a power gating approach is reintroduced and applied to different alpha processor building block in the RTL level to reduce the static power of theentire processor. Different modes of power gating based on their contribution on leakage saving and overhead are introduced and their leakage saving are compared. The sleep transistor is a NFET which has a little wake-up time overhead on the design. Static power of the whole processor isreduced with desirable performance by use of optimization algorithm in distributing the sleep modes over the digital blocks. Each block is shut down in the design when the application call to that block is lowered by processor’s controller. The power reduction methods in more complexprocessor as Gap, Vortex, SAYEH, Mgrid and Swim is compared to their conventional performance by inspecting the penalties of wake-up’s energy and delay. The average wake-up time and energy overhead of the multi-mode power gating are 2.9% and 2.2% respectively. At the expense of these overhead the average power of an ARM processor is reduced by 18.2%.

کلیدواژه‌ها:

Power gating, wake up energy and time, PVT corners, power and delay trade-off

کد مقاله/لینک ثابت به این مقاله

برای لینک دهی به این مقاله، می توانید از لینک زیر استفاده نمایید. این لینک همیشه ثابت است و به عنوان سند ثبت مقاله در مرجع سیویلیکا مورد استفاده قرار میگیرد:
https://www.civilica.com/Paper-ICEEE05-ICEEE05_017.html
کد COI مقاله: ICEEE05_017

نحوه استناد به مقاله:

در صورتی که می خواهید در اثر پژوهشی خود به این مقاله ارجاع دهید، به سادگی می توانید از عبارت زیر در بخش منابع و مراجع استفاده نمایید:
Jafari, Mohsen; Mohsen Imani & Morteza Fathipour, ۱۳۹۲, Employing Different Modes of Power Gating on ARM Processors by 16nm FinFET, پنجمین کنفرانس ملی مهندسی برق و الکترونیک ایران, گناباد, دانشگاه آزاد اسلامی واحد گناباد, https://www.civilica.com/Paper-ICEEE05-ICEEE05_017.html

در داخل متن نیز هر جا که به عبارت و یا دستاوردی از این مقاله اشاره شود پس از ذکر مطلب، در داخل پارانتز، مشخصات زیر نوشته می شود.
برای بار اول: (Jafari, Mohsen; Mohsen Imani & Morteza Fathipour, ۱۳۹۲)
برای بار دوم به بعد: (Jafari; Imani & Fathipour, ۱۳۹۲)
برای آشنایی کامل با نحوه مرجع نویسی لطفا بخش راهنمای سیویلیکا (مرجع دهی) را ملاحظه نمایید.

علم سنجی و رتبه بندی مقاله

مشخصات مرکز تولید کننده این مقاله به صورت زیر است:
نوع مرکز: دانشگاه دولتی
تعداد مقالات: ۵۱۴۵۳
در بخش علم سنجی پایگاه سیویلیکا می توانید رتبه بندی علمی مراکز دانشگاهی و پژوهشی کشور را بر اساس آمار مقالات نمایه شده مشاهده نمایید.

مدیریت اطلاعات پژوهشی

اطلاعات استنادی این مقاله را به نرم افزارهای مدیریت اطلاعات علمی و استنادی ارسال نمایید و در تحقیقات خود از آن استفاده نمایید.

مقالات مرتبط جدید

شبکه تبلیغات علمی کشور

به اشتراک گذاری این صفحه

اطلاعات بیشتر درباره COI

COI مخفف عبارت CIVILICA Object Identifier به معنی شناسه سیویلیکا برای اسناد است. COI کدی است که مطابق محل انتشار، به مقالات کنفرانسها و ژورنالهای داخل کشور به هنگام نمایه سازی بر روی پایگاه استنادی سیویلیکا اختصاص می یابد.
کد COI به مفهوم کد ملی اسناد نمایه شده در سیویلیکا است و کدی یکتا و ثابت است و به همین دلیل همواره قابلیت استناد و پیگیری دارد.