طرحی فیلتررد هارمونیک توان پایین درکلاس پوش پول نوع AB با بیشترین بازده و کمترین اعوجاج هارمونیکی

سال انتشار: 1392
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 877

فایل این مقاله در 10 صفحه با فرمت PDF قابل دریافت می باشد

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

ICEEE05_112

تاریخ نمایه سازی: 3 آذر 1392

چکیده مقاله:

درسالهای اخیرنیازبه یک تقویت کننده سیگنالهای درمحدوده شنوایی بابازده بالا ودرکلاس کاری با توان پایین درصنعت الکترونیک آن را به یکی ازچالشهای مهم تبدیل نموده است هدف این پژوهش بررسی این مساله بصورت چندمرحله ای درطی حرکت ازمرحله مدولاسیون سیگنال تقویت کننده پل H و عبور ازفیلتر پسیو می باشد درهرمرحله ازکارراه حلهای بررسی شده چه به لحاظ تئوری و چه به لحاظ سخت افزاری با آنچه قبلا استفاده شده است مقایسه شده است و استفاده ازسیگنال گسسته درزمان و به دنبال آن بهره گیری ازماسفت درتقویت کننده به منظور کاهش اتلاف توان و همینطوراستفاده ازمدولاتورهای دلتا سیگما بامرتبه بالا به منظور کاهش اعوجاج ناشی ازغیرخطی بودن عملکردتقویت کننده مورد بررسی خاص قرارگرفته همینطور درهرمرحله روشهایی همچون تغییر مرتبه مدولاتور دربهبود شاخص های موجود درتقویت کننده همچون بررسی توابع تبدیل SNR و STF و NTF محاسبات مربوط به فیلترسیگنال درقرارگیری هارمونیکهای اصلی نویز درمحدوده فیلتر و بررسی پایداری تقویت کننده فیدبک دار بصورت تابعی تبدیلی شبیه سازی و مورد بررسی دقیقتر قرارگرفته است و درنهایت به یکتقویت کننده پوش پول که قابلیت دریافت انواع ورودیهای دیجیتال و انالوگ را داشته دارای توان خروجی 80Watt بوده دارای بازده بالای 95درصد بوده و همین طور میزان SNR(signal noise ratio) آن بالاتر از100db بوده و اعوجاج هارمونیکی کمتر از0.5درصد می باشد بصورت تحلیلی و شبیه سازی شده معرفی شده است

نویسندگان

ولی عارفی

دانشجوی کارشناسی ارشدبرق الکترونیک

بهروز حیدری

عضوهیئت علمی دانشگاه آزاد اسلامی واحد اراک

سلمان ثنائی

دانشجوی کارشناسی ارشدبرق کنترل

مراجع و منابع این مقاله:

لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :
  • V. Dhanasekaran, J. S. Martinez, and E. Sanchez- Sinenco, [Design ...
  • Load Capacitance, " IEEE J. Solid-State Circuits, vol. 44, no. ...
  • vol. 41, no. 7, pp. 1648 (1653, Jul. 2006. ...
  • M. W. Rashid, A. Garimella, and P. M. Furth, (An ...
  • ters, vol. 46, no. 12, pp. 820G822, Jun. 2010. ...
  • A. Garimella, M. W. Rashid, and P. M. Furth, _ ...
  • Syst. II, vol. 57, no. 4, pp. 250[254, Apr. 2010. ...
  • ISSCC Dig. Tech. Papers, pp. 3823383, Feb. 2002. ...
  • W. H. Groeneweg, B. Pilloud, F. Neri, G. Notermans, M. ...
  • Syst. I, vol. 57, no. 5, pp. 1003/1016, May 2010. ...
  • C. Mensink, E. T. van, S. Gierkink, F. Mostert, and ...
  • Piscataway: IEEE Press, June 2010, pp. 61362. [Online]. Available: ...
  • I. Padilla, ،Quiescent Current Control Circuit for Class AB Ampli_ers, ...
  • G. Palumbo and S. Penisi, Feedback Ampli_ers Theory and Design.Dor- ...
  • drecht, The Netherlands: Kluwer Academic Publishers, 2002. ...
  • R. G. H. Eschauzier and J. H. Huijsing, Frequency Compensation ...
  • Academic Publishers, 1995. ...
  • K. N. Leung and P. K. T. Mok, 1Analysis of ...
  • cations, vol. 48, no. 9, pp. 10411056, Sept. 2001. ...
  • نمایش کامل مراجع