طراحی و پیاده سازی پردازنده میدان گالیوس GF2m

سال انتشار: 1380
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 1,330

فایل این مقاله در 8 صفحه با فرمت PDF قابل دریافت می باشد

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

ISCEE04_039

تاریخ نمایه سازی: 14 آذر 1390

چکیده مقاله:

میدان گالیوس درمخابرات دیجیتال و بخصوص در مباحثتئوری کدینگ و تصحیح خطا کاربرد زیادی دارد سخت افزارهایی که بتوانند الگوریتمهای این میدان را پیاده سازی نمایند از پیچیدگی زیادی برخوردار می باشند اما نکته ای که در همه این الگوریتم ها مشترک می باشد عملیات محاسباتی چند جمله ای ها در میدان گالیوس می باشد بدین منظور پردازنده ای طراحی و پیاده سازی شده است که به راحتی میدان گالیوس GF2m را برای mهای کمتر از نه تولید کرده و عملیات ریاضی جمع، ضرب و تقسیم را به هر دو نمایش چند جمله ای و نمایش نمایی در یک پالس ساعت انجام میدهد درعین حال پردازنده به گونه ای طراحی گردیده است که از آن می توان به عنوان یک میکروکنترلر ساده نیز استفاده نمود.

نویسندگان

ساسان کمیلی زاده

گروه مهندسی برق و کامپیوتر دانشکده فنی دانشگاه تهران

مراجع و منابع این مقاله:

لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :
  • S. B. Wicker, -Error Control Systems for Digital Communication and ...
  • A. Grant, "Error Control Coding, Lecture Notes, 1999. ...
  • A. Matache, "Galois Field Arithmetic", Lecture Notes, 1996. ...
  • Mathworks Inc , "Matlab C ommunication Toolbox Users Guide: Galois ...
  • M. D. Ciletti, "Modelling, Symthesis and Rapid Prototyping with the ...
  • Z. Navabi, "Verilog Digital System Design", McGraw Hill, 1999. ...
  • نمایش کامل مراجع