طراحی کنترل کننده فازی باVHDL
محل انتشار: هشتمین کنفرانس دانشجویی مهندسی برق
سال انتشار: 1384
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 1,219
فایل این مقاله در 5 صفحه با فرمت PDF قابل دریافت می باشد
- صدور گواهی نمایه سازی
- من نویسنده این مقاله هستم
استخراج به نرم افزارهای پژوهشی:
شناسه ملی سند علمی:
ISCEE08_211
تاریخ نمایه سازی: 1 اسفند 1386
چکیده مقاله:
در این مقاله شیوه ای برای طراحی یک کنترل کننده فازی ساده توسط زبان تشریح سخت افزار VHDL ارائه شده است . کنترل کننده منطق فازی ) ) FLC در طی سالهای اخیر پیشرفت چشمگیری در کنترل سیستمهای پیچیده کرده است . هر کنترل کننده فازی از سه بخش فازی ساز، پایگاه دانش و فازی زدا تشکیل شده است . کنترل کننده پیاده سازی شده در این مقاله شامل دو ورودی، دو خروجی و هفت تابع عضویت برای هر یک از ورودیها و خروجیها می باشد . در نهایت از تراشه FPGA برای پیاده سازی کنترل کننده استفاده شده است .
کلیدواژه ها:
نویسندگان
امین رمضانی
دانشکده مهندسی برق، دانشگاه صنعتی شریف تهران
داوود رحیمی
دانشکده برق، دانشگاه هوایی شهید ستاری
مراجع و منابع این مقاله:
لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :