طراحی حلقه قفل شده تاخیر برای گیرنده های بی سیم جهت بکارگیری در کاربردهای فرکانس بالا

سال انتشار: 1395
نوع سند: مقاله ژورنالی
زبان: فارسی
مشاهده: 472

فایل این مقاله در 8 صفحه با فرمت PDF قابل دریافت می باشد

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

JR_JIAE-13-4_002

تاریخ نمایه سازی: 13 تیر 1396

چکیده مقاله:

در این مقاله، یک راهکار جدید با استفاده از الگوریتم بهینه سازی گرادیان برای ساخت حلقه های قفل شده تاخیر ارایه شده است. از جمله ویژگی های برجسته این ساختار می توان به سرعت بالای قفل شدن و فرکانس بالای عملکرد مدار اشاره کرد. در این ساختار به جای بلوک های آشکارساز فاز-فرکانس، پمپ بار و فیلتر حلقه از یک پردازنده استفاده شده است. در فرستنده های دیجیتال از یک پردازنده برای دیکد کردن، کد کردن، آشکارسازی و ... استفاده می شود. بنابراین می توان از همین پردازنده برای ساخت حلقه قفل شده تاخیر استفاده کرد. در نتیجه پیچیدگی ساختار حلقه قفل شده تاخیر پیشنهادی، نسبت به ساختارهای متداول حلقه های قفل شده تاخیر کمتر می شود. ساختار مورد نظر توسط نرم افزار متلب در استاندارد بلوتوث شبیه سازی شده است. پنج سلول تاخیر برای گرفتن فرکانس خروجی برابر با 2/4 گیگاهرتز توسط فرکانس ورودی 480 مگاهرتز در ساختار ارایه شده مورد استفاده قرار گرفته است. شبیه سازی های انجام شده صحت عملکرد و سرعت بالای قفل شدن این ساختار جدید را تایید کرده است.

نویسندگان

محمد غلامی

استادیار- دانشکده فنی و مهندسی- دانشگاه مازندران- بابلسر- ایران

حمید رحیم پور

دانشجوی دکتری- دانشکده فنی و مهندسی- دانشگاه تهران- تهران- ایران

جمال قاسمی

استادیار- دانشکده فنی و مهندسی- دانشگاه مازندران- بابلسر- ایران

ایمان اسمعیلی پایین افراکتی

استادیار- دانشکده فنی و مهندسی- دانشگاه مازندران- بابلسر- ایران