طراحی جمع کننده های BCD تحمل پذیر اشکال در منطق برگشت پذیر
محل انتشار: فصلنامه صنایع الکترونیک، دوره: 6، شماره: 4
سال انتشار: 1394
نوع سند: مقاله ژورنالی
زبان: فارسی
مشاهده: 641
فایل این مقاله در 13 صفحه با فرمت PDF قابل دریافت می باشد
- صدور گواهی نمایه سازی
- من نویسنده این مقاله هستم
استخراج به نرم افزارهای پژوهشی:
شناسه ملی سند علمی:
JR_SAIRAN-6-4_002
تاریخ نمایه سازی: 8 دی 1395
چکیده مقاله:
در سال های اخیر مدارهای برگشت پذیر به خاطر کاربرد در محاسبات کوانتومی مورد توجه زیادی قرار گرفته اند. این مدارها به علت داشتن توان مصرفی بسیار ناچیز، علاوه بر کاربرد در محاسبات کوانتومی، می توانند در بهینه سازی توان مصرفی مدارهای CMOS توان پایین هم استفاده شوند. از طرف دیگر، با توجه به آسیب پذیری روزافزون مدارها در برابر عوامل محیطی، ویژگی تحمل پذیری اشکال یکی از نیازهای حیاتی مدارهای جدید محسوب می شود. در این مقاله، با توجه به این که جمع کننده ها جزء اساسی انواع پردازش و محاسبات محسوب می شوند، یک گیت جدید برای طراحی تمام جمع کننده تحمل پذیر اشکال که نگهدارنده پریتی است و سپس دو ساختار جدید برای جمع کننده های BCD در منطق برگشت پذیر، با قابلیت تحمل پذیری اشکال ارائه می شود. مقایسه ساختارهای پیشنهادی با گیت ها و جمع کننده های متناظر موجود نشان می دهد که این مدارها از لحاظ تعداد گیت های مصرفی، پیچیدگی محاسباتی، تأخیر و هزینه کوانتومی بهترین بوده یا در وضعی مطلوب قرار دارند.
کلیدواژه ها:
نویسندگان
محبوبه میرشکار
کارشناسی ارشد کامپیوتر معماری کامپیوتر، دانشگاه صنعتی نوشیروانی بابل
مجتبی ولی نتاج
استادیار گروه کامپیوتر، دانشکده برق و کامپیوتر، دانشگاه صنعتی نوشیروانی بابل،
حمید جزایری
استادیار گروه کامپیوتر، دانشکده برق و کامپیوتر، دانشگاه صنعتی نوشیروانی بابل