طراحی و شبیه سازی مبدل آنالوگ به دیجیتال لوله ای مبتنی بر مقایسه گر ولتاژ پایین

سال انتشار: 1395
نوع سند: مقاله ژورنالی
زبان: فارسی
مشاهده: 364

فایل این مقاله در 12 صفحه با فرمت PDF قابل دریافت می باشد

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

JR_TJEE-46-1_017

تاریخ نمایه سازی: 10 تیر 1396

چکیده مقاله:

در این مقاله، یک مبدل آنالوگ به دیجیتال لوله ای مبتنی بر مقایسه گر ولتاژ پایین طراحی شده است. حذف تقویت کننده و جایگزین کردنآن به وسیله یک مقایسه گر و منبع جریان تاثیر زیادی در کاهش توان مصرفی و پیچیدگی طراحی داشته است. برای طبقه اول از یک دو برابرکنندهبهره خازنی به عنوان MDAC استفاده شده است تا دقت لازم را برای ولتاژ خروجی طبقه اول فراهم آورد. به دلیل اثر بارگذاری طبقه دوم بر روی طبقه اول از یک MDAC با امپدانس ورودی بالا در طبقات بعدی استفاده شده است. استفاده از منبع جریان سری اصلاح شده در MDAC طبقات بعدی باعث شده تا به هنگام تغییر سیگنال ورودی، بالازدگی ناشی از تاخیر مقایسه گرها در کل محدوده سیگنال ورودی ثابت مانده و به حداقل مقدار خود رسیده و ازاینرو تاثیر زیادی در افزایش دقت ولتاژ باقیمانده در طبقات بعدی مبدل ایجاد نماید. این مبدل با استفاده از نرم افزار HSPICE در تکنولوژی 90nm سی ماس شبیه سازی شده است. نتایج شبیه سازی نشان می دهد که مقدار SNDR و SFDR به ترتیب برابر 56 دسی بل و 64/5 دسیبل در فرکانس نمونه برداری 25 مگاهرتز است. توان مصرفی این مبدل لوله ای 2 میلیوات با منبع تغذیه 1 ولت است.

کلیدواژه ها:

مبدل آنالوگ به دیجیتال لوله ای ، مقایسه گر ولتاژ پایین ، دوبرابرکننده بهره خازنی ، منبع جریان

نویسندگان

مهدی حسین نژاد

کارشناس ارشد، دانشکده مهندسی برق و کامپیوتر - دانشگاه صنعتی خواجه نصیرالدین طوسی - تهران - ایران

حسین شمسی

استادیار، دانشکده مهندسی برق و کامپیوتر - دانشگاه صنعتی خواجه نصیرالدین طوسی - تهران - ایران