مبدل زمان به دیجیتال رزولوشن بالا و توان مصرفی کم مبتنی بر اسیلاتور حلقوی چندمسیره

سال انتشار: 1395
نوع سند: مقاله ژورنالی
زبان: فارسی
مشاهده: 475

فایل این مقاله در 6 صفحه با فرمت PDF قابل دریافت می باشد

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

JR_TJEE-46-3_005

تاریخ نمایه سازی: 10 تیر 1396

چکیده مقاله:

در این مقاله طراحی یک مبدل زمان به دیجیتال 12 بیتی رزولوشن بالا و توان مصرفی کم مبتنی بر اسیلاتور حلقوی چندمسیره (Multi Path Gated Ring Oscillator) در تکنولوژی 130nm-CMOS بیان شده است. برای افزایش رزولوشن دو مسیر گیت با رزولوشن های متفاوت، رزولوشن درشت و رزولوشن ریز، به صورت ساختار ورنیر استفاده شده است. تاخیر گیت هر مسیر تعیین کننده رزولوشن آن مسیر و به دلیل به کار بردنآنها در ساختار ورنیر، اختلاف تاخیر گیت های دو مسیر بیانگر مقدار رزولوشن موثر است. نتایج شبیه سازی مبدل زمان به دیجیتال، TDC، طراحیشده در سطح مداری نشان میدهند که این TDC دارای رزولوشن درشت 10PS، رزولوشن ریز 8PS، رزولوشن موثر 2PS و رنج دینامیکی 8ns است. مقادیر DNL و INL آن به ترتیب برابر 0/6LSP و 2LSB است. همچنین متوسط توان مصرفی آن با ولتاژ تغذیه 1/2V در فرکانس مرجع 50MHz برابر 4/5mW است.

کلیدواژه ها:

مبدل زمان به دیجیتال ، ADPLL ، multi path GRO TDC ، GRO TDC

نویسندگان

اکرم امیری

دانشجوی کارشناسی ارشد، دانشکده مهندسی برق و کامپیوتر - دانشگاه زنجان – زنجان – ایران

سیروس طوفان

استادیار، دانشکده مهندسی برق و کامپیوتر - دانشگاه زنجان – زنجان – ایران