بررسی و مقایسه تکنیک های مختلف راه گزینی در شبکه روی تراشه

سال انتشار: 1396
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 400

فایل این مقاله در 11 صفحه با فرمت PDF قابل دریافت می باشد

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

KAUCEE01_153

تاریخ نمایه سازی: 29 مهر 1396

چکیده مقاله:

مطالبات در محاسبات آینده و همچنین چالش های طراحی مدارات مجتمع با تراکم بالا برای تکنولوژی نانومترنیازمند روش ها و سبک های جدیدی در طراحی هستند، که بطور قطع این روش ها از کارایی بالا و مصرف توان پایین و همچنین مقاومت بالا در برابر نویز و تغییرات فرایند برخوردار خواهند بود. با این حال، طراحی شبکه های روی تراشه نیازمند توجه به مفاهیم اصلی شبکه ها مانند، همبندی، مسیریابی و سوییچینگ (کنترل جریان) است. طرح ضعیف مسیریابی منجر به حرکت بسته های اطلاعاتی در سراسر مسیرهای غیر مطلوب، بسته به مقصد و افزایش مصرف برق می شود. در مقابل، مسیریابی خوب جریان داده ای را بهینه می کند و زمان تاخیر را کاهش می دهد. مکانیزم راه گزینی مشخص می کندچهموقع و چگونه سوییچ داخلی باید ورودی ها را به خروجی متصل کند.در این مقاله ما به بررسی و مقایسه تکنیک های راه گزینی در شبکه های روی تراشه می پردازیم.

کلیدواژه ها:

تکنیک های راه گزینی ، شبکه های روی تراشه ، همبندی

نویسندگان

پگاه صفی خانی محمدزاده

گروه مهندسی فناوری اطلاعات،واحدعلوم و تحقیقات بوشهر،دانشگاه آزاد اسلامی،بوشهر،ایران

فرهاد راد

گروه کامپیوتر، واحدیاسوج ، دانشگاه آزاد اسلامی، یاسوج،ایران

حسین مومن زاده

گروه مهندسی فناوری اطلاعات،واحد بوشهر ،دانشگاه آزاد اسلامی،بوشهر،ایران