بهینه سازی پارامتر های طراحی فیزیکی تراشه با استفاده از الگوریتم ژنتیک

سال انتشار: 1392
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 811

فایل این مقاله در 10 صفحه با فرمت PDF قابل دریافت می باشد

این مقاله در بخشهای موضوعی زیر دسته بندی شده است:

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

KHIAU01_097

تاریخ نمایه سازی:

چکیده مقاله:

مسائل موسوم به floorplan همواره یکی از مسائل پیچیده در طراحی مدارات الکترونیکی برای مهندسین الکترونیک بوده است. برای طراحی یک تراشه بعد از اینکه طراحی در حد گیت های منطقی آن انجام شد و بعد از آنکه مدار و نحوه ی اتصالات المان ها تعیین شد نیاز استطرحی برای قرار گرفتن المان های مختلف مدار در کنار یکدیگر ارائه شود به گونه ای که ابعاد مناسبی برای تراشه محقق شود. در این مقالهروشی نو بر مبنای الگوریتم ژنتیک برای بهینه سازی ابعاد فیزیکی مورد نیاز یک مجموعه از المان های مرتبط الکترونیکی ارائه شده است و نتایج آن با برخی از مقالات دیگر مقایسه شده است برای مقایسه از مدارهای مبنا از نوع MCNC و GSRC استفاده شده است

نویسندگان

صادق دارا

دانشگاه آزاد اسلامی واحد بوشهر، دانشجوی کارشناسی ارشد برق- ، الکترونیک، بهبهان، خ آزادگان، بوستان، پلاک ۰۳

سیدمحمدحسین نبوی

دانشگاه علم و صنعت، دانشکده مهندسی برق،

اصغر ابراهیمی

دانشگاه صنعتی مالک اشتر، دانشکده هوافضا،

مراجع و منابع این مقاله:

لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :
  • . Valenzuela Cر Wang PY (2002) VLSI placement and area ...
  • . Hoo, C.-S. .etal. _ Hierarchical congregated ant system for ...
  • . Ho SY, Ho SJ, Lin YK, Chu WCC (2004) ...
  • . de Gloria A, Faraboschi P, Olivieri M (1994) Block ...
  • . Kennedy J, Eberhart RC (1995) Particle Swarm optimization. In: ...
  • . Gwee B, Lin M (1999) A GA with heuristic ...
  • . Tang M, Sebastian A (2005) A genetic algorithm for ...
  • . Tang M, Yao X (2007) A genetic algorithm for ...
  • . P.-N. Guo, C.-K. Cheng, and T. Yoshimura. An O-tree ...
  • . Y.-C. Chang, Y.-W. Chang, G.-M. Wu, and S.-W. Wu ...
  • . S. Nakatake, _ Fujiyoshi, H. Murata, and Y. Kajitani. ...
  • . J.-M. Lin, Y.-W. Chang, and S.-P. Lin Corner sequence ...
  • Integration (VLSI) Systems, 11(4):679-686, August 2003. ...
  • . H. Murata, K. Fujiyoshi, S. Nakatake, and Y. Kajatani. ...
  • . Yosuke Kimura, Kenichi Ida. Improved genetic algorithm for ...
  • .Guolong Chen, Guolong Chen, Wenzhong Guo, Hongju Cheng, Xiang Fen ...
  • . Guolong Chen, Wenzhong Guo, Yuzhong Chen. A PSO-based intelligent ...
  • . S. Anand, S. Saravanasanka. P. Subbaraj. Customized simulated annealing ...
  • . Kian Haghdad, MohabAnis, YeheaIsmai. Floorplanning for low power IC ...
  • . P. Subbaraj, S. Saravanasankar, S. Anand. Multi-objective Optimization in ...
  • . Licheng Xue, Feng Shi, Weixing Ji, Haroon -Ur-Rashid Khan. ...
  • . Dipanjan Sengupta, Dipanjan Sengupta, Steve Wilton, Andre Ivanov. Multi-objective ...
  • . T. Singha, H.S. Dutta, M. Dec. Optimization of Floor-planning ...
  • . Dipanjan Sengupta, et al. Sequence Pair Based Voltage Island ...
  • نمایش کامل مراجع