تمام جمع کننده سریع چند مقداری مد جریان

سال انتشار: 1393
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 742

فایل این مقاله در 6 صفحه با فرمت PDF قابل دریافت می باشد

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

NCAEE01_092

تاریخ نمایه سازی: 11 آبان 1395

چکیده مقاله:

سلول جمع کننده، (F.A) ، به عنوان اساسی ترین سلول، بارای سااخت مادارات حسااب، جایگااهی ویژه در علم حساب کامپیوتری یافته است ؛ چرا که بهبود عملکرد پایه ای ترین عنصر در اغلب موارد به بهبود قابل توجهی در سطح سیستم خواهدانجامید [ 7,8,9,10,15 ]. هدف اصلی این مقاله، طراحی نوع جدیدی از مدار تمام جمع کننده با کمترین تعداد ترانزیستور و سرعت بالا می باشد. در طراحی حاضر با بهره گیری از منطق چند مقداری در مد جریان یک مدار تمام جمع کننده که دارایقابلیتهای مدارات چند مقداری مد جریان نظیر جمع جبری رایگان، تراکم وکاهش مسااحت ساطح تراشه، تاخیر بسیارکم ونتیجتا سرعت بالا و کاهش توان مصرفی[ 18 و 1] می باشد، ارائه گردیده است. همچناین با طراحی محدوده جریان، حاشیه امنیت بالا و مناسبی در برابر نویز ایجاد کرده ایم. در طراحی و پیاده سازی جمع کننده پیشنهادی کلیه شبیه سازیها با استفاده از نرم افزار Hspice و تکنولوژی m18. 0 ، (180nm) و ولتاژ تغذیه ، v 1/8 انجام گرفته است.

نویسندگان

شهزاد بحرالعلومی

عضو هیات علمی دانشگاه آزاد اسلامی واحد خرم آباد

مریم بابایی

عضو هیات علمی دانشگاه آزاد اسلامی واحد خرم آباد

مراجع و منابع این مقاله:

لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :
  • Bob Radanovic, Mark Syrzycki, "Current Mode COMS Adders Using Multiple ...
  • Temel, T., Morgul, A., _ _ Imp lementation of Multi-Valued ...
  • Temel, T., "Current -mode CMOS Design of Multi-valued Logic Circuites", ...
  • Mourgl, A. and Turgay, T., "A New Level Restortion Circuit ...
  • K. Navi, A. Kazeminejad, D. Etimble, "Performance of CMOS Current ...
  • K. Navi, A.Mirbalha "High- Speed Arithmetic Algorithms for Multiple- Valued ...
  • N. Zhuang, H. Ho, " A Design of the CMOS ...
  • H. T. Bui, Y. Jiang, "Design and analysis of low-power ...
  • A. M. Shams, T. K. Darwish, M. A. Bayoumi, "Performance ...
  • _ Radhakrishnan, "Low-voltage loe power CMOS full adder, "proc. Inst. ...
  • Jing Shen, Koichi Tanno, Okiiko Ishizuka ...
  • MOS to Current-Mode Multi-Valued Logic Circuits", IEEE, 1998. ...
  • S. Kawahito, M. Kameyama, T. Higuchi, H. Yamada, "A 32 ...
  • S. Kawahito, Y. Mitsui, M. Ishida and T. ...
  • Redundant Number Repre sentations for Multiple -Valued Arithmetic VLSI", in ...
  • H. T.Bui, A. K. Al. Sheraidah, Y. Wang., ...
  • D. A. Freitas and K. W. Current, " A quaternary ...
  • P.Crawley and G. W. Roberts. High-swing MOS current mirror with ...
  • Elena Dubrova, "Multip le-Valued Logic in VLSI: Challenges and Opportunities" ...
  • A. Kazeminejad, K. Navi and D.Etiembe, "CML Current mode full ...
  • A. Ghorbannia Delavar, K. Navi and O. Hashemipour, "High Speed ...
  • A. Ghorbannia Delavar, K. Navi, "Very Fast Current -Mode Logic ...
  • J. Q. Author, "Title of the paper, " Journal, vol. ...
  • M. Etcegovac and T. Lang, Digital Arithmetic, Morgan Kaufmann, 2004. ...
  • Israel Koren, Computer Arithmetic Algorithms. Edition, a. K. Peters, Natick, ...
  • CMOS Digital Integrated Circuits Analysis & Design, 3 rd Edition, ...
  • K. Navi, D. Etiemble, _ From Multi-Valued Current Mode CMOS ...
  • K. Navi, M. Kazemi parsa and A. Ghorbannia Delavar, " ...
  • D. A. Freitas and K. W. Current, "A CMOS current ...
  • نمایش کامل مراجع