بهینه سازی توان مصرفی، نسبت رد حالت مشترک، پهنای باند و حاشیه فاز تقویت کننده های عملیاتی با استفاده از NSGA-II

سال انتشار: 1393
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 675

فایل این مقاله در 10 صفحه با فرمت PDF قابل دریافت می باشد

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

NCECN01_172

تاریخ نمایه سازی: 7 بهمن 1393

چکیده مقاله:

امروزه، تقویت کننده های عملیاتی با توان مصرفی کم، نسبت رد حالت مشترک، پهنای باند بالا و حاشیه فاز کافی کاربرد های عمده ای دارد. اما، مصالحه بین این شاخص ها طراحان تقویت کننده های عملیاتی را به چالش کشیده است. از این رو، در این مقاله روشی برای بهینه سازی پارامترهای مدار تقویت کننده عملیاتی پیشنهادی با استفاده از الگوریتم چند هدفه مبتنی بر مرتب سازی نخبه گرای غیر غالب (NSGA-II) برای دستیابی به توان مصرفی کم، نسبت رد حالت مشترک، پهنای باند بالا و حاشیه فاز کافی در تکنولوژی μm 0.5 ارائه می گردد که قادر است مجموعه ای از جواب های دارای حداقل شرایط مطلوب ارایه نماید. نتایج این روش برای بهترین جواب توانسته بهره حلقه باز حالت تفاضلی و مشترک dB 81 و dB 78/0- (44/12368 = CMRR) و پهنای باند (حالت تفاضلی) حدود kHz 20 و مقدار حاشیه فاز حلقه باز º75/64 ایجاد نماید.

کلیدواژه ها:

بهینه سازی چند هدفه NSGA-II ، تقویت کننده عملیاتی ، بهره ولتاژ در حالت تفاضلی و مشترک ، پهنای باند ، حاشیه فاز ، توان مصرفی

نویسندگان

عذرا یعقوبی کریموی

دانشجوی کارشناسی ارشد، گروه مهندسی برق، موسسه آموزش عالی سجاد، مشهد، ایران

جواد حمیدزاده

عضو هیئت علمی، گروه مهندسی کامپیوتر، موسسه آموزش عالی سجاد، مشهد، ایران

رضا یعقوبی کریموی

کارشناس ارشد مهندسی پزشکی، گروه مهندسی پزشکی، دانشگاه آزاد اسلامی مشهد، ایران

عباس گلمکانی

عضو هیئت علمی، گروه مهندسی برق، موسسه آموزش عالی سجاد، مشهد، ایران

مراجع و منابع این مقاله:

لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :
  • Golmakani. A, Mafinejad. K, and Kouzan. A, A new method ...
  • P rakobw aitayakit, K. Analog circuit optimizer based _ computational ...
  • Onodera, H., H. Kanbara, and K. Tamaru, Operational -amplifier compilation ...
  • Tom, E. Efficient Multiobjective Synthesis of Analog Circuits using Hierarchical ...
  • Papadopoulos, S., R.J. Mack, and R.E. Massara. A hybrid genetic ...
  • Jianhai, Y. and M. Zhigang, A design method in CMOS ...
  • Silva, J. and N. Horta. GENOM: circuit-level optimizer based _ ...
  • Babayan Mashhadi, S., N. Null, and H. Rajabi Mashhadi. Automating ...
  • Ahuja, B.K., An improved frequency compensation technique for CMOS operational ...
  • Rudy, G.H.E. and J. Huijsing, Frequency Compensation Techniques for Low-Power ...
  • Deb, K., et al., A fast and elitist multiobjective genetic ...
  • Schoenauer, M., et al., A Fast Elitist Non-dominated Sorting Genetic ...
  • David A, Veldhuizen V, and Lamont , B, Evolutionary Computation ...
  • Zitzler, E., et al., Controlled Elitist Non-dominated Sorting Genetic Algorithms ...
  • نمایش کامل مراجع