طراحی یک شبکه عصبی مصنوعی آنالوگ CMOS با توان مصرفی پایین

سال انتشار: 1392
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 798

فایل این مقاله در 5 صفحه با فرمت PDF قابل دریافت می باشد

این مقاله در بخشهای موضوعی زیر دسته بندی شده است:

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

NCNIEE02_197

تاریخ نمایه سازی: 29 بهمن 1392

چکیده مقاله:

در این مقاله یک نورون مصنوعی آنالوگ جدید پیشنهاد می گردد که شامل یک بخش ضرب کننده با توان مصرفی پایین و یک مدارسیگموید به عنوان تابع فعالیت نورون می باشد. همچنین در طراحی نورون پیشنهادی سعی بر آن شده است تا توان مصرفی حداقل گردد. برای تست درستی عملکرد نورون، از آن در ساختار شبکه عصبی برای حل مسئلهXOR استفاده شده که نتایج به دست آمده گویای صحت عمکردمدار پیشنهادی است. نتایج شبیه سازی مدارات نیز با استفاده از نرم افزارHspice و در تکنولوژیμm0.18 بدست آمده است.

نویسندگان

اندیشه قمی

دانشجوی کارشناسی ارشد دانشگاه آزاد اسلامی واحد نجف آباد

مهدی دولتشاهی

استادیار گروه برق دانشگاه آزاد اسلامی واحد نجف آباد

مهدی حبیبی

استادیار گروه برق دانشگاه اصفهان

مراجع و منابع این مقاله:

لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :
  • M. Dolatshahi and N. dorosti, "Design of a low-power CMOS ...
  • R. Dlugosz, T. Talaska, and W. Pedrycz, "Current-Mode Analog Adaptive ...
  • S , Yuwono , Ch.Jeong, S.Han and S _ Lee ...
  • S , Yuwono , Ch.Jeong, S.Han and S.Lee, "A Current-Reused ...
  • G. kho dabandehloo, M.mirhassani and M _ ahmadi, "analog implementation ...
  • S.M Fakhraie and K.C. Smith, VLSI- Compatible Implem entations for ...
  • S.Y FOO, L.R ANDERSON andY. TAKEFUJI. "Analog components for the ...
  • S.M GOWDA, B.J. SHEU, J. CHOI, C. HWANG, and J.S. ...
  • _ _ J.Electron., 1995, 78, pp.347-358. ...
  • نمایش کامل مراجع