مروری بر تکنیک های مختلف پیاده سازی مدارات دیجیتال توان پایین مبتنی بر CMOS

سال انتشار: 1393
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 1,079

فایل این مقاله در 5 صفحه با فرمت PDF قابل دریافت می باشد

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

NCNIEE03_035

تاریخ نمایه سازی: 11 اردیبهشت 1394

چکیده مقاله:

امروزه در طراحی مدارات دیجیتال پارامترهایی که مورد توجه طراحان است عبارتند از: توان مصرفی پایین تر، اشغال فضای پیادهسازی کمتر و نیز کمتر شدن پیچیدگی طراحی مدارات. تکنیک های مختلفی ابداع، طراحی و پیاده سازی شده اند که ما در این مقاله قصد داریم به معرفی و مقایسه مدل های مختلف پیاده سازی بپردازیم. تکنیک هایی به مانند ترانزیستور عبور (PT)،گیت انتقال (TG) و ورودی پخش شده گیت (GDI) و نیز GDI اصلاح شده (m-GDI) در این مقاله بیان می گردند. تکنیک GDI یک تکنیک جدید برای طراحی مدارهای توان پایین است. این تکنیک در مقایسه با دیگر سبک های طراحی های مورد استفاده در حال حاضر، دارای توان مصرفی پایین تر است و نیز تاخیر انتشار را با کمترین تعداد ترانزیستور کاهش می دهد. اما روش GDI دارای برخی محدودیت های عملی مانند تخریب سوئینگ، پیچیدگی های ساخت در فرایند CMOS و اتصال بدنه است که می توان بر این محدودیت ها بوسیله GDI اصلاح شده غلبه یافت. در این مقاله با روش های مختلف پیاده سازی آشنا می شویم و برای نمونه گیت منطقی AND پیاده سازی شده است و نیز از تکنیک های طراحی از نظر تلفات توان، تاخیر و فضای اشغال شده فضا با یکدیگر مقایسه شده اند.

کلیدواژه ها:

ترانزیستور عبور ، تکنیک منطقی ورودی پخش شده گیت سوئینگ کامل ، ورودی پخش شده گیت ، ورودی پخش شده گیت اصلاح شده ، گیت انتقال

نویسندگان

محمد ساعدی

دانشجوی کارشناسی ارشد الکترونیک دانشگاه آزاد اسلامی واحد یزد

طناز گراوندی

دانشجوی کارشناسی ارشد الکترونیک دانشگاه آزاد اسلامی واحد یزد

مراجع و منابع این مقاله:

لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :
  • Pooja Verma and Rachna Manchanda, " Review Of Various GDI ...
  • input AND 2-input N AND 2-input NOR 2-input XOR ...
  • Kaushik Roy and Sharat C Prasad, _ power CMOS VLSI ...
  • Kunal and Nidhi Kedia GDI:" A POWER EFFICIENT METHOD FOR ...
  • Y. Syamala, K. Srilakshmi and N. Somasekhar Varma, " DESIGN ...
  • E. Shannon, W. Weaver, .The M ath ematicalTheory of ...
  • Information. , University of Illinois Press, Urbana - Chamaign, IL, ...
  • A. Morgenshtein, I. Shwartz, A. Fish, "Gate Diffusion Input (GDI)Logic ...
  • R.Uma and P Dhavachelvan, "Modified Gate ...
  • Performance in Full Adder Circuits" 2nd International Conference On C ...
  • Janaki Rani, S.Malarkkan "Leakage power optimized sequential circuits for use ...
  • نمایش کامل مراجع