CIVILICA We Respect the Science
ناشر تخصصی کنفرانسهای ایران
عنوان
مقاله

طراحی گیت NAND سه ، پنج ، هفت و نه ورودی مبتنی بر ترانزیستورهای نانولوله کربنی

اعتبار موردنیاز : ۱ | تعداد صفحات: ۱۴ | تعداد نمایش خلاصه: ۱۲۵ | نظرات: ۰
سال انتشار: ۱۳۹۵
کد COI مقاله: NSTE01_053
زبان مقاله: فارسی
حجم فایل: ۷۸۷.۹۷ کیلوبایت (فایل این مقاله در ۱۴ صفحه با فرمت PDF قابل دریافت می باشد)

راهنمای دانلود فایل کامل این مقاله

اگر در مجموعه سیویلیکا عضو نیستید، به راحتی می توانید از طریق فرم روبرو اصل این مقاله را خریداری نمایید.
با عضویت در سیویلیکا می توانید اصل مقالات را با حداقل ۳۳ درصد تخفیف (دو سوم قیمت خرید تک مقاله) دریافت نمایید. برای عضویت در سیویلیکا به صفحه ثبت نام مراجعه نمایید. در صورتی که دارای نام کاربری در مجموعه سیویلیکا هستید، ابتدا از قسمت بالای صفحه با نام کاربری خود وارد شده و سپس به این صفحه مراجعه نمایید.
لطفا قبل از اقدام به خرید اینترنتی این مقاله، ابتدا تعداد صفحات مقاله را در بالای این صفحه کنترل نمایید.
برای راهنمایی کاملتر راهنمای سایت را مطالعه کنید.

خرید و دانلود فایل مقاله

با استفاده از پرداخت اینترنتی بسیار سریع و ساده می توانید اصل این مقاله را که دارای ۱۴ صفحه است در اختیار داشته باشید.

قیمت این مقاله : ۳,۰۰۰ تومان

آدرس ایمیل خود را در کادر زیر وارد نمایید:

مشخصات نویسندگان مقاله طراحی گیت NAND سه ، پنج ، هفت و نه ورودی مبتنی بر ترانزیستورهای نانولوله کربنی

  میلاد قطب دینی - گروه برق ، واحد یزد ، دانشگاه آزاد اسلامی یزد
  فخرالسادات رستگاری - گروه برق ، واحد یزد ، دانشگاه آزاد اسلامی یزد
  فرحناز ذاکریان - گروه برق ، واحد یزد ، دانشگاه آزاد اسلامی یزد (مربی)

چکیده مقاله:

نانولوله های کربنی به علت مشخصات الکتریکی فوق العاده خود یکی از بهترین گزینه ها به منظور جایگزینی فناوری مبتنی بر سیلیکون به شمار می روند .ترانزیستور مبتنی بر نانولوله کربنی یکی از امیدوار کننده ترین جایگزین ها برای دست یابی به مدارات دیجیتال با سرعت بالاتر و ابعاد کوچکتر می باشد. با توجه به اهمیت گیت NAND در بهبود تکنولوژی کامپیوتر و الکترونیک در جهان امروز دارند همچنین ارایه روشی مناسب برای طراحی گیت های NAND با تعداد ورودی بالا مورد توجه می باشد.در این مقاله گیت های NAND سه ، پنج ، هفت و نه ورودی مبتنی بر ترانزیستور نانو لوله کربنی بر اساس یک روش طراحی جدید با استفاده از HSPICE در تکنولوژی 91 نانو متر شبیه سازی شده اند. بر اساس نتایج بدست آمده گیت های طراحی شده بر اساس ترانزیستور نانو لوله کربنی دارای تعداد ترانزیستور کمتر ، توان مصرفی و تاخیر انتشار بهبود یافته تری نسبت به گیت های NAND بر مبنای تکنولوژی معمولی CMOS هستند

کلیدواژه‌ها:

گیت های NAND ، سه و پنج و هفت نه ورودی ، ترانزیستورهای مبتنی بر نانو لولهکربنی ، تکنولوژی CMOS

کد مقاله/لینک ثابت به این مقاله

برای لینک دهی به این مقاله، می توانید از لینک زیر استفاده نمایید. این لینک همیشه ثابت است و به عنوان سند ثبت مقاله در مرجع سیویلیکا مورد استفاده قرار میگیرد:
https://www.civilica.com/Paper-NSTE01-NSTE01_053.html
کد COI مقاله: NSTE01_053

نحوه استناد به مقاله:

در صورتی که می خواهید در اثر پژوهشی خود به این مقاله ارجاع دهید، به سادگی می توانید از عبارت زیر در بخش منابع و مراجع استفاده نمایید:
قطب دینی, میلاد؛ فخرالسادات رستگاری و فرحناز ذاکریان، ۱۳۹۵، طراحی گیت NAND سه ، پنج ، هفت و نه ورودی مبتنی بر ترانزیستورهای نانولوله کربنی، اولین کنفرانس مجازی علوم مهندسی وفناوری نانو، مشهد، موسسه آموزش عالی اقبال لاهوری در شهر مشهد، https://www.civilica.com/Paper-NSTE01-NSTE01_053.html

در داخل متن نیز هر جا که به عبارت و یا دستاوردی از این مقاله اشاره شود پس از ذکر مطلب، در داخل پارانتز، مشخصات زیر نوشته می شود.
برای بار اول: (قطب دینی, میلاد؛ فخرالسادات رستگاری و فرحناز ذاکریان، ۱۳۹۵)
برای بار دوم به بعد: (قطب دینی؛ رستگاری و ذاکریان، ۱۳۹۵)
برای آشنایی کامل با نحوه مرجع نویسی لطفا بخش راهنمای سیویلیکا (مرجع دهی) را ملاحظه نمایید.

مراجع و منابع این مقاله:

لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :

  • Singh, P. and mehra, r, (2014) , "Desisn Analysis of ...
  • Srikanth, S.V., et al. (2015). "Design of Logic Gates Using ...
  • Rummeli, M. H., et al. (2011). "Synthesis of carbon nanotubes ...
  • J. Deng, Device Modeling and Circuit Performance Evaluation for Nanoscale ...
  • Carbon Nanotube Computational and Storage Circuits Immune to Metallic and ...
  • S. Lin, Y.B. Kim, and F. Lombardi, ، A Novel ...
  • L. Qu, F. Du, and L. Dai, (2008), ،Preferential Syntheses ...
  • D. S. Bethune et al. (1993), ،، C obalt-catalysed growth ...
  • S. Iijina and T. Ichihashi, (1993). «Single-shell carbon nanotubes of ...
  • M.H. Moaiyeri et al., ،Efficient CNTFET-Based Ternary Full Adder Cells ...
  • S. S Mishra., et al. (2010), "A comparative performance analysis ...
  • A. Raychowdhury, A. Keshavarzi, J. Kurtin, V. De, and K. ...
  • J. Deng and H.-S P. Wong, (2007), 4A Compact SPICE ...
  • S.V., Srikanth, et al.(2015), "Design of Logic Gates Using CNTFETs.", ...
  • s. Porabhu, and n, sarwade. (2013), "hspice implementation of CNTFET ...
  • s. Porabhu, and n, sarwade.(20 13), "Application of CNTFET as ...
  • B , Pokharel., et al.(2013), "Designing CNTFET and Force Stacking ...
  • علم سنجی و رتبه بندی مقاله

    مشخصات مرکز تولید کننده این مقاله به صورت زیر است:
    نوع مرکز: دانشگاه آزاد
    تعداد مقالات: ۶۴۷۹
    در بخش علم سنجی پایگاه سیویلیکا می توانید رتبه بندی علمی مراکز دانشگاهی و پژوهشی کشور را بر اساس آمار مقالات نمایه شده مشاهده نمایید.

    مدیریت اطلاعات پژوهشی

    اطلاعات استنادی این مقاله را به نرم افزارهای مدیریت اطلاعات علمی و استنادی ارسال نمایید و در تحقیقات خود از آن استفاده نمایید.

    مقالات پیشنهادی مرتبط

    مقالات مرتبط جدید

    شبکه تبلیغات علمی کشور

    به اشتراک گذاری این صفحه

    اطلاعات بیشتر درباره COI

    COI مخفف عبارت CIVILICA Object Identifier به معنی شناسه سیویلیکا برای اسناد است. COI کدی است که مطابق محل انتشار، به مقالات کنفرانسها و ژورنالهای داخل کشور به هنگام نمایه سازی بر روی پایگاه استنادی سیویلیکا اختصاص می یابد.
    کد COI به مفهوم کد ملی اسناد نمایه شده در سیویلیکا است و کدی یکتا و ثابت است و به همین دلیل همواره قابلیت استناد و پیگیری دارد.