معماری تگ فشرده برای سیستم های کش نهفته با توان مصرفی کم

سال انتشار: 1391
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 1,007

فایل این مقاله در 16 صفحه با فرمت PDF قابل دریافت می باشد

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

PNUNCIT01_254

تاریخ نمایه سازی: 20 اردیبهشت 1392

چکیده مقاله:

عملکرد پردازنده نهفته تحت تاثیر عملکرد کش است و عملکرد کش به پارامترهای معماری آن بستگی دارد پس دراین مقاله ما دربخش اول ابتدا برای غلبه برخطاهای غیرهمزمان روش همزمان سازی نرم افزاری ازروش تقلید سخت افزار یمدلهای سطح RTL برای CPU و کنترلرکش استفاده می کنیم که درمقایسه با روش Round Robin نرخ باخت و تعداد چرخه های کش دستورالعمل تا 8.22درصد و 30-20% کاهش داشته است کش ها درسیستم های نهفته معمولا بخش عمده ناحیه کش پیاده سازی شده را اشغال می کند اتلاف توان سیستم کش بخش مهمی ازاتلاف توان توسط کل پردازنده درسیستم های نهفته را تشکیل میدهد پس ما دربخش دوم دو روش را برای کاهش توان مصرفی بررسی می کنیم که روش اول یک مکانیزم جدید تگ تطبیقی با استفاده ازیک بافرلوکالیتی و یک تکنیک فشرده سازی تگ است روش دوم برای کاهش توان مصرفی کش روی تراشه ای on-chip یک کش دستورالعمل با تگ کاهش یافته یک بیتی ROBTIC است

کلیدواژه ها:

تگ فشرده ، سخت افزار کش ، توان مصرفی و ROBTIC

نویسندگان

محمد تریک

دانشگاه آزاد اسلامی واحد سردشت گروه کامپیوتر

مراجع و منابع این مقاله:

لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :
  • "فناوری اطلاعات و شبکه های کامپیوتری دانشگاه پیام نور" دانشگاه ...
  • ChenxuWANG _ Jiamin ZHENG , Mingyan YU, " Cache Performance ...
  • Jong Wook Kwak _ Young Tae Jeon , " Compressed ...
  • Ji Gu, Hlui Guo, Patri ck Li, " An on- ...
  • Daniel Gracia Perez, Gilles Mouchard, Olivier Temam. MicroLib, _ Case ...
  • micro architecture _ 2004.12, pp.43- 45. ...
  • Chaitali Chakrabarti. "cache Design and Exploration for Low Power Embedded ...
  • on performace, computing, and _ ommunications _ phoenix, AZ, USA, ...
  • Wen-Tsong Shiue, Chaitali Chakrabarti. "Memory Design and Exploration for Low ...
  • Joshua J. Yi, Sreekumar V Kodakara, Resit Sendag, David J. ...
  • Computer Architecture, 2005, pp.266-277 ...
  • D. A. Pat te4son, J. L. Hennessy, Comput ec Approach, ...
  • fourth ed, Mocgan Kaufman, 2007. ...
  • AR Archj tectue Refeence Wode1, AR D0I 01001, 2005. [10] ...
  • Intecnat _ S0C Conf erence, September 2003. ...
  • Montanaro et a1. , A 160-MHz, 32-b, 0. 5- _ ...
  • Journa1 of So]id-State Ciccui ts 32 (11) (1996) 1703-1714. ...
  • A. Ma 1 ik, B. Moyec, D. Cezmak, A 1owec ...
  • f1exjbi 1i ty, in : _ _ _ Symposium _ ...
  • R. Banakar, S. Ste inke, B. sik Lee, M. Baakci ...
  • Softwaze Codesi gn _ 2002, pp. 73 -78. ...
  • F. Angio1ini, L. Ben ini, , A. Caprcara, Po 1ynomi ...
  • نمایش کامل مراجع