پیاده سازی مداری مبدل سیگما- دلتای افزایشی با نرخ فرانمونه برداری پایین

سال انتشار: 1393
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 699

فایل این مقاله در 8 صفحه با فرمت PDF قابل دریافت می باشد

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

PNUOPEN01_005

تاریخ نمایه سازی: 14 مرداد 1394

چکیده مقاله:

در این مقاله یک مبدل آنالوگ به دیچیتال از نوع سیگما- دلتای افزایشی با استفاده از تکنولوژی 0.18?m و مدار های سویچ- خازنی با ساختارهای مختلف مرتبه اول و مرتبه دوم آن پیاده سازی شده است که این نوع مبدل با توجه به نرخ نمونه برداری آن دارای خروجی با وضوح بهتر و مصرف انرژی پایین تری نسبت به مدولاتور سیگما- دلتای معمولی و مبدل های پایپلاین می باشد.

کلیدواژه ها:

مبدل داده سیگما- دلتا افزایشی نرخ فرانمونه برداری ، سوییچ- خازنی ، فرکانس نمونه برداری

نویسندگان

هاشم روحی

کارشناس ارشد الکترونیک، گروه برق دانشکده مهندسی، دانشگاه شهید چمران اهواز

ابراهیم فرشیدی

دانشیار، گروه برق دانشکده مهندسی، دانشگاه شهید چمران اهواز

هومان کمبی

استادیار، گروه برق دانشکده مهندسی، دانشگاه شهید چمران اهواز

مراجع و منابع این مقاله:

لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :
  • نیما احمدپور، "روش جدید در طراحی مبدل داده‌ی سیگما-دلتای پیوسته‌ی ...
  • سامان کائیدی، _ طراحی و بهینه سازی مبدل سیگما دلتا ...
  • F. Chen, "Design of a Wideband Low-Power Continuous- Time Sigma-Delta ...
  • G. Lantz et al., "Epileptic source location with high-density EEG: ...
  • Wenhuan Yu, "Design Techniques for Low Power ADCs", A Thesis ...
  • A. Mehrabi, "Multibit Incremental Data Converter, A Thesis of the ...
  • A. Mehrabi, M. Ranjbar, O. Oliaei, _ Multibit Incremental Data ...
  • T. Caldwell, D. Johns, _ Incremental Data Converter at Low ...
  • Ch. William Tsang, "Digitally Calibrated _ n alog-to-Digital Converters in ...
  • نمایش کامل مراجع