مروری بر نحوه ی طراحی و پیاده سازی جمع کننده های سنکرون و آسنکرون در سیستم های کامپیوتری

سال انتشار: 1397
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 568

فایل این مقاله در 6 صفحه با فرمت PDF قابل دریافت می باشد

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

QCEEC01_042

تاریخ نمایه سازی: 3 اردیبهشت 1398

چکیده مقاله:

در حدود سال 1980 میلادی که نظریه ی طراحی و ساخت کامپیوترهای کم دستور که به کامپیوترهای RISC موسوم بودند، فراگیر و مورد قبول دانشمندان علوم کامپیوتر قرار گرفت، توافق گردید تا در داخل ALU ها برایانجام اعمال محاسباتی فقط و فقط مدار جمع کننده طراحی و از نظر سخت افزاری پیاده سازی گردد و سایر اعمال حسابی بوسیله ی جمع و چند عمل کمکی با شیوه های خاص و الگوریتم های مختلف اجرا گردند. به این علت دانشمندان پس از تلاش های متمادی توانستند با ابداع اعمال جدیدی چون Complement و انواع Shift توانستند به کمک عمل جمع حسابی سایر اعمال را در صورت نیاز در کامپیوتر اجرا نمایند. به سبب دلایل ذکر شده عمل جمع حسابی تنها عمل سخت افزاری محاسباتی است که در ALU طراحی و از نظر سخت افزاری پیاده سازی شده است. در مقاله ی حاضر سعی شده است تا روند طراحی، پیاده سازی و توسعه ی انواع جمع کننده های ترکیبی و ترتیبی در سیستم های کامپیوتری به اجمال مرور گردد.

کلیدواژه ها:

نیم جمع کننده ، تمام جمع کننده ، جمع کننده چهاربیتی ، جمع کننده ی ترتیبی ، جمع کننده مالتی پلکسری .

نویسندگان

آیناز پرتوی

باشگاه پژوهشگران جوان و نخبگان سما، واحد زنجان، دانشگاه آزاد اسلامی، زنجان، ایران

روژین ذبیحیان

باشگاه پژوهشگران جوان و نخبگان سما، واحد زنجان، دانشگاه آزاد اسلامی، زنجان، ایران

سیدعمیدالدین موسوی

آموزشکده فنی و حرفه ای سما، دانشگاه آزاد اسلامی، واحد زنجان، زنجان، ایران