بررسی طراحی دیجیتال در تکنولوژی زیر میکرون

سال انتشار: 1395
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 698

فایل این مقاله در 9 صفحه با فرمت PDF قابل دریافت می باشد

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

RCEITT02_143

تاریخ نمایه سازی: 22 آبان 1395

چکیده مقاله:

از زمان ارائه اولین سری از مدارهای مجتمع (سال 1960) تکنولوژی CMOS با شدت زیادی در حال کاهش است. سال 1975،مورپیش بینی کردکه تعداد ترانزیستورها در اینچ مربع، در هر 18 ماه دو برابر می شود. با ارائه هر اندازه تکنولوژی جدیدی، ابعادترانزیستورها در حال کاهش است. کاهش ابعاد تاثیر مستقیم در کاهش توان مصرفی پویا و افزایش سرعت مدار دارد. این تاثیر ازکاهش اندازه خازنها ناشی میشود.اما از طرفی کاهش مقیاس مدارهای و اندازه تکنولوژی موجب شده است تا توان نشتی بهعنوان بخش مهمی از مجموع توان مصرفی درتراشهها مطرح گردد.کاهش اندازه تکنولوژی به مقیاس 60 نانومتر باعث شد تا تواننشتی 54 درصد کل توان مصرفی را شامل شود.

نویسندگان

زهرا کهراری

کارشناس ارشد،مهندسی معماری کامپیوتر،دانشگاه آزاد اشتیان

غلامرضا کریمی

دانشکده فنی ومهندسی،گروه مهندسی برق،دانشگاه رازی کرمانشاه

مراجع و منابع این مقاله:

لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :
  • Levi Itamar, Albeck Amir, Fish Alexanderand Wimer Shmuel, 2014, _ ...
  • Ejlali Alireza, Miremadi Seyed Ghassem, 2004, "FPGA-based fault injection into ...
  • R. Uma, Jebashini Ponnian, P. Dhavachelvan, _ low power adders ...
  • Dayadi Lakshmaiah, M.V. Subramanyam, K.Sathya Prasad, "Design of High speed ...
  • W. L. Pang, M. B. I. Reaz, "Performance Evaluation ofManchester ...
  • Sahoo, S.R., "Design of low power and high speed ripple ...
  • نمایش کامل مراجع