طراحی یک تمام جمعکننده برای اعداد هممبنا بدون نیاز به تبدیل مبنا با استفاده از یک حافظه دادهگرا
سال انتشار: 1394
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 331
فایل این مقاله در 16 صفحه با فرمت PDF قابل دریافت می باشد
- صدور گواهی نمایه سازی
- من نویسنده این مقاله هستم
استخراج به نرم افزارهای پژوهشی:
شناسه ملی سند علمی:
RSTCONF01_628
تاریخ نمایه سازی: 30 آبان 1394
چکیده مقاله:
هر چه سرعت محاسبات در یک سیستم بالا باشد، آن سیستم کارایی بهتری از خود نشان خواهد داد. از اینرو طراحی واحدمحاسباتی سریع حائز اهمیت است. در این طراحی، مدار طوری طراحی میشود که بدون نیاز به تبدیل ارقام یا حروفها از مبناهای داده شده به مبنای باینری، جمع دو عدد برای مبنای یکسان در همان مبنا انجام گیرد. کاهش تعداد تبدیلات در واحد محاسبات باعث کاهش توان مصرفی و افزایش سرعت سیستم میگردد. در این طرح از یک حافظه دادهگرا بسیار کوچک جهت ذخیرهسازی دادههایی از نوع اعداد و حروفها برای مبناهای 11 استفاده میشود
کلیدواژه ها:
نویسندگان
مجید جعفری
مدرس دانشگاه پیام نور، گروه مهندسی کامپیوتر، دانشگاه پیام نور سلماس، سلماس، ایران
مهدی حسین زاده
استادیار دانشگاه، گروه مهندسی کامپیوتر، دانشگاه آزاد اسلامی واحد علوم و تحقیقات تهران، تهران، ایران
احمد حبیبی زادنوین
استادیار دانشگاه، گروه مهندسی کامپیوتر، دانشگاه آزاد اسلامی واحد علوم و تحقیقات آذربایجان شرقی، تبریز، ایران
مراجع و منابع این مقاله:
لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :