بهینه سازی طرح مدار تمام جمع کننده باینری تکبیتی در منطق Static CMOS از نظر توان متوسط مصرفی سرعت با IPO, Fuzzy-IPO, PSO, Fuzzy-PSO

سال انتشار: 1393
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 282

فایل این مقاله در 11 صفحه با فرمت PDF قابل دریافت می باشد

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

SASTECH09_022

تاریخ نمایه سازی: 11 اردیبهشت 1398

چکیده مقاله:

در این مقاله، طرح بهینه((Optimum Layout برای مدار تمام جمع کننده باینری تک بیتی در منطق CMOS ایستایی با کمترین مقدار تاخیر انتشار توان متوسط مصرفی به کمک الگوریتم های فراابتکاری بدست می آید.ابتدا چندین منطق از خانواده CMOS مانند Static CMOS، Dual rail domino GDI از نظر تکنولوژی ساخت، ولتاژ کاری، تاخیر توان مصرفی بررسی مقایسه شده اند طرح منطق Static CMOS با استفاده از الگوریتم های بهینه سازی صفحات شیبدار((IPO، بهینه سازی فازی صفحات شیبدار((Fuzzy-IPO، بهینه سازی گروه ذرات((PSO بهینه سازی فازی گروه ذرات (Fuzzy-PSO) از نظر حاصل ضرب توان متوسط مصرفی در تاخیر انتشار (PDP) بهینه می شود، فازی سازی الگوریتم ها باعث بهبود عملکردشان می شود بهترین طرح (Layout) به کمک Fuzzy-IPO به ازای مقدار PDP برابر آتوژول((3 aJ در تکنولوژی L=0.18µm ولتاژ کاری VDD 5v حاصل شد که از نتایج مقالات بررسی شده بهتر می باشد.

کلیدواژه ها:

طرح بهینه (Optimum Layout) ، مدار Static CMOS Full Adder ، کمیت PDP ، الگوریتم های فراابتکاری Fuzzy-PSO) ، PSO ، Fuzzy-IPO ، .(IPO

نویسندگان

فرشید کیوانیان

دانشجوی کارشناسی ارشد الکترونیک، دانشکده مهندسی برق کامپیوتر، دانشگاه بیرجند، ایران