CIVILICA We Respect the Science
(ناشر تخصصی کنفرانسهای کشور / شماره مجوز انتشارات از وزارت فرهنگ و ارشاد اسلامی: ۸۹۷۱)

تولید سلول استاندارد بهینه در تکنولوژی CMOS استاتیک

عنوان مقاله: تولید سلول استاندارد بهینه در تکنولوژی CMOS استاتیک
شناسه ملی مقاله: JR_JAME-21-2_002
منتشر شده در در سال 1381
مشخصات نویسندگان مقاله:

شادرخ سماوی
افسانه ترکیان و پژمان خدیوی

خلاصه مقاله:
ساخت یک مدار مجتمع با سطح کمتر، علاوه بر کاهش هزینه ساخت لازم، اغلب منجر به اثرات مثبتی در کاهش توان مصرفی و افزایش قدرت پردازش می شود. برای ساخت یک مدار مجتمع که قابلیت انجام یک تابع منطقی را داشته باشد و در عین حال مساحت کمتری اشغال کند، باید بتوان آن تابع منظقی را در تکنولوژی CMOS با نفوذ پیوسته ساخت. برای این کار باید مسیر اویلر پیوسته ای برای آن تابع منطقی به دست آورد. هر انفصال در ناحیه نفوذ باعث افزایش مساحت و کاهش کارایی می شود. ;#۱۰برای طراحی یک تابع منطقی در تکنولوژی CMOS ایستا، روشهای مختلفی ارائه شده که اکثر آنها بر پایه روش اهاراست. در این مقاله الگوریتمی ارائه شده که برای یک تابع منطقی می تواند مسیر اویلر را پیدا کند و ساخت مدار مجتمع را با نفوذ پیوسته و حداقل سطح، امکانپذیر می سازد. چنانچه تابع مورد نظر به هیچ عنوان مسیر اویلر پیوسته ای نداشته باشد می توان، زیر مسیرهای اویلر غیرپیوسته ای به دست آورد. علاوه بر آن، الگوریتم پیشنهادیف اطلاعات کاملی از مسیر اویلر پیدا شده ارائه می دهد که به انجام جانمایی و ساخت مدار مجتمع آن تابع منطقی، کمک می کند.;#۱۰;#۱۰واژگان کلیدی: طراحی VLSI، روش اهارا، CMOS، نفوذ پیوسته، سلول استاندارد.;#۱۰;#۱۰

کلمات کلیدی:
VLSI, Uehara’s method, Static CMOS, Continous diffusion, Standard cell, طراحی VLSI، روش اهارا، CMOS، نفوذ پیوسته، سلول استاندارد

صفحه اختصاصی مقاله و دریافت فایل کامل: https://civilica.com/doc/1453240/