CIVILICA We Respect the Science
(ناشر تخصصی کنفرانسهای کشور / شماره مجوز انتشارات از وزارت فرهنگ و ارشاد اسلامی: ۸۹۷۱)

طراحی یک نوسان ساز کولپیتز کنترل شده با ولتاژ با نویز فاز کم و مصرف توان پایین در تکنولوژی CMOS 0.18-µm

عنوان مقاله: طراحی یک نوسان ساز کولپیتز کنترل شده با ولتاژ با نویز فاز کم و مصرف توان پایین در تکنولوژی CMOS 0.18-µm
شناسه ملی مقاله: ICEEE04_270
منتشر شده در چهارمین کنفرانس مهندسی برق و الکترونیک ایران در سال 1391
مشخصات نویسندگان مقاله:

فروغ جهان بخش اصلی - دانشگاه آزاد اسلامی واحد بوشهر

خلاصه مقاله:
یک نوسان ساز کنترل شده با ولتاژ کولپیتز کوپلاژ متقاطع تفاضلی افزایش (m)g با نویز فاز کم و توان مصرفی پایین با دامنه نوسان خروجی مناسب طراحی شده است. از تکنیک افزایش (m)g و حذف هارمونیک های فرکانس بالا برای بهبود شرایط راه اندازی و نویز فاز مدار و کاهش توان مصرفی استفاده شده است. نوسان ساز طراحی شده در تکنولوژی CMOS 0.18- µm شبیه سازی شده است و با منبع تغذیه 0.9-V و مصرف توان 3.9- mW در فرکانس GHz -5.29 5.41 عمل می کند نویز فاز شبیه سازی شده در فرکانس GHz - 5.35 ، مقدار dBc/Hz 103.1 و 125.6 به ترتیب برای فرکانس های آفست 100-KHz و 1-MHz و دامنه نوسان خروجی مدار 1-V می باشد. همچنین عملکرد FOM خوبی به میزان dBc/Hz 194.15 به دست آمده است.

کلمات کلیدی:
کولیپیتز، CMOS، نویز فاز، مصرف توان، VCO

صفحه اختصاصی مقاله و دریافت فایل کامل: https://civilica.com/doc/164342/