CIVILICA We Respect the Science
(ناشر تخصصی کنفرانسهای کشور / شماره مجوز انتشارات از وزارت فرهنگ و ارشاد اسلامی: ۸۹۷۱)

طراحی اسیلاتور کنترل شده با ولتاژ بر اساس سلف فعال با نویز فازdBc/Hz 1 / 156-

عنوان مقاله: طراحی اسیلاتور کنترل شده با ولتاژ بر اساس سلف فعال با نویز فازdBc/Hz 1 / 156-
شناسه ملی مقاله: EMAA03_006
منتشر شده در سومین همایش الکترونیکی پژوهش های نوین در علوم و فناوری در سال 1394
مشخصات نویسندگان مقاله:

سعید تقی زاده - دانشیوی کارشناسی ارشد الکترونیک دانشگاه آزاد اسلامی واحد فسا
سید علی امام قریشی - عضو هیات علمی گروه برق دانشگاه آزاد اسلامی واحد فسا

خلاصه مقاله:
اسیلاتورها مداراتی هستند که بدون نیاز به سیگنال ورودی ، سیگنال خروجی تولید می نمایند . اسیلاتورهایی که با ولتاژ کنترل میشوند ، اسیلاتورهای الکترونیکی هستند که جهت کنترل فرکیان نوسان توسل ولتاژ طراحی شده اند. اسیلاتورهای کنترل شده با ولتاژ اجزای ضروری هر مدار فرکان رادیویی می باشند که در فرستنده ها و گیرنده ها به عنوان امواج حامل با فرکان های متغیر مورد استفاده قرار میگیرند و همگام با پیشرفت سریم مدارا میکروالکترونیک موجب میشود که تحقیقا گسترده ای بر روی مدارا اسیلاتورصورت می پذیرد. در این مقاله با استفاده از تکنولوژی CMOS 0/18 μmابتدا یک سلف فعال طراحی میکنیم تا حجم کمی از تراشه اشتغال شود.

کلمات کلیدی:
اسیلاتور کنترل شده با ولتاژ ، اسیلاتور سلفی خازنی ، سلف فعال ، نویز فاز

صفحه اختصاصی مقاله و دریافت فایل کامل: https://civilica.com/doc/451834/