CIVILICA We Respect the Science
(ناشر تخصصی کنفرانسهای کشور / شماره مجوز انتشارات از وزارت فرهنگ و ارشاد اسلامی: ۸۹۷۱)

ارایه ی یک سلول حافظه با دسترسی تصادفی ایستای توان پایین

عنوان مقاله: ارایه ی یک سلول حافظه با دسترسی تصادفی ایستای توان پایین
شناسه ملی مقاله: ELEMECHCONF04_065
منتشر شده در چهارمین کنفرانس ملی و دومین کنفرانس بین المللی پژوهش های کاربردی در مهندسی برق، مکانیک و مکاترونیک در سال 1395
مشخصات نویسندگان مقاله:

محسن محمدی - کارشناسی ارشد مهندسی برق الکترونیک دانشگاه شهید بهشتی
مجید مقدم - دانشجوی دکتری مهندسی برق الکترونیک دانشگاه شهید بهشتی
محمد عشقی - استاد دانشکده مهندسی برق الکترونیک دانشگاه شهید بهشتی

خلاصه مقاله:
حافظه ی SRAM یکی از مهم ترین بخش های سیستم های دیجیتال را تشکیل می دهد. در این مقاله یک ساختار جدید برای سلول SRAM ارایه شده است که به دلیل جدا نمودن مسیر خواندن از گره های ذخیره، حاشیه نویز ایستای خواندن سلول برابر با حاشیه نویز ایستای نگه داری آن می باشد. همچنین در این سلول با استفاده از یک ترانزیستور PMOS که منجر به قطع یکی از وارونگرها از ولتاژ تغذیه در هنگام نوشتن می شود، حاشیه نوشتن که درواقع معرف قابلیت نوشتن سلول است، بهبود می یابد. به گونه ای که در سلول پیشنهادی مجموع حاشیه نویز خواندن، حاشیه نویز نگه داری و حاشیه نوشتن برابر با 1020 میلی ولت است که نسبت به سلول 6 ترانزیستوری معمولی 31.78 درصد بیشتر می باشد

کلمات کلیدی:
حافظه SRAM، حاشیه نویز، حاشیه نوشتن، توان مصرفی، ولتاژ آستانه

صفحه اختصاصی مقاله و دریافت فایل کامل: https://civilica.com/doc/626374/