ارائه مدارات پردازش کننده تصویر با سرعت و دقت بالا در تکنولوژی CMOS
محل انتشار: هفتمین کنفرانس ماشین بینایی و پردازش تصویر ایران
سال انتشار: 1390
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 1,523
فایل این مقاله در 7 صفحه با فرمت PDF قابل دریافت می باشد
- صدور گواهی نمایه سازی
- من نویسنده این مقاله هستم
استخراج به نرم افزارهای پژوهشی:
شناسه ملی سند علمی:
ICMVIP07_145
تاریخ نمایه سازی: 28 مرداد 1391
چکیده مقاله:
در این مقاله یک ساختار جدید با سرعت و دقت بالا برای عنصر پردازشگر(PE) که یکی از اجزای اصلی شبکه های CNN می باشد، ارائه شده است. این ساختار به روش SIMD و به طور موازی طراحی شده و و از قابلیت آن این است که همه عنصرهای پردازشی با یک دستور یکسان اما با اطلاعات مربوط به خود عمل پردازش را انجام می دهند تمامی بلوک های تشکیل دهنده این ساختار بصورت مداری در تکنولوژی CMOS mµ0.35 پیاده سازی شده و در پایان نتایج مدارات توسط نرم افزار HSPICE شبیه سازی شده است.
کلیدواژه ها:
عنصر پردازشگر ، واحد کنترل و ارتباطات محلی ، حافظه منطق و آنالوگ محلی ، واحد منطق و محاسبات محلی ، واحد خروجی آنالوگ محلی
نویسندگان
مهدی اسمعیل پور
پژوهشکده میکروالکترونیک دانشگاه ارومیه
بهبود مشعوفی
پژوهشکده میکروالکترونیک دانشگاه ارومیه
مراجع و منابع این مقاله:
لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :