طراحی و شبیه سازی تقویت کننده تمام تفاضلی با قابلیت راه اندازی بارهای بزرگ و توان مصرفی کم

سال انتشار: 1402
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 27

فایل این مقاله در 8 صفحه با فرمت PDF قابل دریافت می باشد

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

NEEC07_024

تاریخ نمایه سازی: 3 اردیبهشت 1403

چکیده مقاله:

در این مقاله یک تقویت کننده تمام تفاضلی با کارایی بالا و توان مصرفی موثر در تکنولوژی ۱۸۰ نانومتر CMOS طراحی و توسط نرم افزار HSPICE شبیه سازی شده است. این تقویت کننده دارای یک مدار فیدبک مد مشترک می باشد که در وارونگی زیر آستانه بایاس شده، بطوریکه اثر بار گذاری روی مدار اصلی ندارد و سطوح ولتاژ مد مشترک را به راحتی تشخیص و حذف می نماید، که این کار باعث بهبود کمیت نسبت رد مد مشترک مدار اصلی می گردد. این تقویت کننده در مد کلاس AB کار می کند و دارای یک مدار جانبی که به صورت خودکار، سرعت چرخشی را در حدود ۲۰ برابر نسبت به تقویت کننده ساده کلاس AB افزایش می دهد و باعث بهبود قابلیت راه اندازی بارهای بزرگ تقویت کننده می گردد. تقویت کننده پیشنهادی از یک مدار جانبی دیگر جهت افزایش بهره تفاضلی در حدود ۲۰ دسیبل نسبت به تقویت کننده ساده و معمولی کلاس AB افزایش می دهد. نتایج شبیه سازی نشان می دهند که مدار پیشنهادی دارای کارایی بالا و دارای ضرایب شایستگی بالایی دارند که در ادبیات موضوع تحقیق تعریف شده اند، در حالیکه توان مصرفی و اتلافی مدار به شدت کاهش یافته است.

کلیدواژه ها:

نویسندگان

سید جعفر حسینی پویا

دانشگاه آزاد اسلامی، واحد ایذه، گروه مهندسی برق، ایذه، ایران

طیبه آسیابی

شرکت تولید و بهره برداری سد و نیروگاه دز