طراحی منطق سه ارزشی جدید برای مدارهای ولتاژ پایین و کم توان
سال انتشار: 1392
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 1,439
فایل این مقاله در 8 صفحه با فرمت PDF قابل دریافت می باشد
- صدور گواهی نمایه سازی
- من نویسنده این مقاله هستم
استخراج به نرم افزارهای پژوهشی:
شناسه ملی سند علمی:
EOESD01_236
تاریخ نمایه سازی: 11 خرداد 1393
چکیده مقاله:
در این مقاله معکوس کننده های کم توان منطق سه ارزشی که مبنی بر ولتاژهای آستانه چندگانه هستند، معرفی می شود. همچنین از این معکوس کننده برای طراحی گیت های چند ارزشی از جمله گیت های NOR, NAND و دیکدر سه ارزشی استفاده شده است. طراحی این مدارها با تکنولوژی CMOS استاندارد انجام شده است و کارایی و صحت مدار پیشنهادی توسط نرم افزار شبیه ساز HSPICE تحت تکنولوژی nm90 با ولتاژ تغذیه 8/0 ولت بررسی می شود. برتری مدار ارایه شده در این مقاله در مقایسه با طراحی های دیگر، در کاهش توان مصرفی و ساخت اشغالی آن می باشد که آن را برای کاربرد در مدارهای کم توان مناسب می سازد.
کلیدواژه ها:
نویسندگان
مرضیه ستوده متین
دانشگاه آزاد اسلامی واحد تهران جنوب
فرهاد رزاقیان
دانشگاه آزاد اسلامی واحد تهران جنوب
مراجع و منابع این مقاله:
لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :