طراحی یک مدل فازی ساز مثلثی با کنترل پذیری و دقت بالا و توان مصرفی پایین در مدجریان با فن آوری CMOS
محل انتشار: ششمین کنفرانس مهندسی برق و الکترونیک ایران
سال انتشار: 1393
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 748
فایل این مقاله در 5 صفحه با فرمت PDF قابل دریافت می باشد
- صدور گواهی نمایه سازی
- من نویسنده این مقاله هستم
این مقاله در بخشهای موضوعی زیر دسته بندی شده است:
استخراج به نرم افزارهای پژوهشی:
شناسه ملی سند علمی:
ICEEE06_284
تاریخ نمایه سازی: 1 مهر 1394
چکیده مقاله:
کنترل کننده های منطق فازی شامل سه قسمت اصلی؛ فازی ساز، پایگاه قواعد و نافازی ساز می باشند. فازی سازها یکی از قسمت های مهم در کنترل کننده های منطق فازی به شمار می روند که وظیفه ی تولید توابع عضویت را برعهده دارند. توابع عضویت تولیدی با توجه به شرایط وویژگی ها و کاربردهای آن درانواع مختلف گوسی، مثلثی و ذوزنقه ای پیاده سازی می شوند. در این مقاله یک مدار فازی ساز مثلثی با توان مصرفی بسیار پایین و کنترل پذیری بالا در شیب، ارتفاع و موقعیت تابع عضویت ارائه شده است. این مدار علاوه بر سادگی در طراحی ودقت بالا، دارای توان مصرفی 14.5uw است که ترکیب تمامی این ویزگی ها در یک مدار واحد می تواند دلیل قانع کننده ای برای بکارگیری این مدار در سیستم های فازی باشد. این مدار توسط نرم افزار HSPICE در تکنولوژی 90nm با ولتاژ تغذیه 1.5 ولت پیاده سازی شده است.
کلیدواژه ها:
نویسندگان
مهناز رنجبر
دانشگاه آزاد اسلامی واحد کرمانشاه، باشگاه پژوهشگران جوان و نخبگان، کرمانشاه، ایران
فرهاد رزاقیان
دانشگاه آزاد اسلامی واحد تهران جنوب، گروه مهندسی برق، تهران، ایران
مراجع و منابع این مقاله:
لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :