بهبود عملکرد سرعت و توان مصرفی در مدارات مجتمع دیجیتال با توجه به طرح پیشنهادی در مدارات منطقی

سال انتشار: 1393
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 738

فایل این مقاله در 14 صفحه با فرمت PDF قابل دریافت می باشد

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

DCEAEM01_186

تاریخ نمایه سازی: 18 دی 1393

چکیده مقاله:

طراحی صورت پذیرفته درمدارهای منطقی دیجیتال که تاکنون ارایه گردیده برا یمدارهای باانواع گیتهای متنوع و انواع ترکیبات آنها مناسب نبوده اند وهمواره سرعت پایین و مصرف توان بالا ازچالشهای پیشروطراحان بشمارمیرود دراین راستا جمع کننده به عنوان یکی ازمهمترین اجزای پردازنده ها و مهمترین عنصراصلی درمدارات دیجیتال به شمار میروند براین اساس بهبود طراحی مدارات جمع کننده ای باتوان کم و کارایی بالا بسیارمهم است چرا که این امرمیتواند باعث کاهش توان مصرفی و بالا بردن سرعت پردازش ادوات الکترونیکی شود انواع مختلفی ازتمام جمع کننده ها براساس روش های طراحی استاتیک و دینامیک درمقالات گوناگون ارایه شده است بسیاری ازجمع کننده های کم مصرف ازجمله SERF بااستفاده ازترانزیستورهای عبوری پیاده سازی میشوند و علیرغم توان مصرفی کم دارای مشکل افت vT می باشند به همین دلیل ازآنها به گستردگی استفاده نمی گردد و با این وجود استفاده ازاین مدارها درساخت مدارات پیچیده تر مانند جمع کننده ها نیز حائز اهمیت می باشد دراین مقاله روش جدیدی برای طراحی مدارتمام جمع کننده ارایه گردیده که توان مصرفی کم و سرعت بالای مدارتاثیربسزایی دربهبود عملکرد این بلوکهای پایه خواهد داشت پس ازارایه روش طراحی و جزئیات پیاده سازی به مقایسه طرح ارایه شده بابرخی ازطرح های جدید موجود دراین زمینه پرداخته میشود

نویسندگان

محمدرضا خلیلی زیدانلو

دانشجوی کارشناسی ارشدالکترونیک دانشگاه آزاد اسلامی واحد بجنورد مدیرارتباطات زمینی وماهواره ای صداوسیمای جمهوری اسلامی ایران

مراجع و منابع این مقاله:

لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :
  • Pedrycz, W.(2006). OR/AND neuronS and the development of interpretable logic ...
  • B alas ubramanian, P.(2007). Low Power Synthesis of XOR-XNOR Intensive ...
  • Ewert, W.(2009) Evolutionary synthesis of nand logic: Dissecting a digital ...
  • Ghaznavi-Gho ushchi, M.B.(2002), Isomorphic structured synthesis of Half Adder and ...
  • Wairya, S.(2011), Design analysis of XOR (4T) based low voltage ...
  • Babu, H.M.H.(2003), Reversible logic synthesis for minimization of full-adder circuit, ...
  • نمایش کامل مراجع