معرفی ساختارهای جدید برای لچ و فلیپ فلاپ نوع D در تکنولوژی اتواناتای سلولی نقطه‌ای کوانتومی و استفاده از آن در مدارهای آشکارساز فاز-فرکانس، تقسیم کننده فرکانسی و شمارنده

سال انتشار: 1399
نوع سند: مقاله ژورنالی
زبان: فارسی
مشاهده: 479

فایل این مقاله در 10 صفحه با فرمت PDF قابل دریافت می باشد

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

JR_JIAE-18-1_010

تاریخ نمایه سازی: 3 اسفند 1399

چکیده مقاله:

تکنولوژی اتوماتای سلولی نقطه­ای کوانتومی یک راهکار جایگزین برای غلبه بر محدودیتهای حاکم بر تکنولوژی CMOS است. در این مقاله، یک ساختار جدید برای لچ نوع D در تکنولوژی اتوماتای سلولی نقطه­ای کوانتومی که دارای پایه های نشاندن و بازنشانی است، ارائه شده است. ساختار پیشنهادی علیرغم داشتن پایه­های نشاندن و بازنشاندن، تنها دارای 35 سلول کوانتومی، تاخیری معادل با نیم سیکل کلاک و  سطح مقطع اشغالی برابر با 39204 نانومترمربع است. سپس از این ساختار برای پیاده­سازی فلیپ فلاپهای نوع D دارای پایه­های نشاندن و بازنشاندن حساس به لبه بالارونده، پایین رونده و هر دو لبه استفاده شده است. به عنوان نمونه ساختار پیشنهادی فلیپ فلاپ نوع D حساس به لبه بالا رونده با پایه­های نشاندن و بازنشانی دارای 55 سلول کوانتومی، تاخیر 75/0 سیکل کلاک و سطح مقطع اشغالی 61404 نانومترمربع است. در ادامه جهت اثبات صحت رفتاری مدار پیشنهادی در مدارهای پیچیده­تر، این ساختارها در قالب آشکارساز فاز-فرکانس، تقسیم کننده فرکانسی و شمارنده مورد استفاده قرار گرفته است. برای ساختارهای پیشنهادی شبیه سازی پارامترهای توان نیز صورت گرفته است.  

کلیدواژه ها:

نویسندگان

رضا بینایی

Mazandaran Institute of Science and Technology

محمد غلامی

University of Mazandaran

مراجع و منابع این مقاله:

لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :
  • [1] Binaei R, Gholami M. Design of Multiplexer-Based D Flip-Flop with ...
  • [2] Amirzadeh Z, Gholami M. Counters Designs with Minimum Number of ...
  • [3] Lent CS, Tougaw PD, Porod W, Bernstein GH. Quantum cellular ...
  • [4] Tougaw PD, Lent CS. Logical devices implemented using quantum cellular ...
  • [5] Srivastava, Saket. "Probabilistic modeling of quantum-dot cellular automata." (2007). ...
  • [6] Shamsabadi AS, Ghahfarokhi BS, Zamanifar K, Movahedinia N. Applying inherent ...
  • [7] Khurasia A, Gambhir P. Quantum cellular automata. final project report. ...
  • [8] Zoka S, Gholami M. A novel rising Edge Triggered Resettable ...
  • [9] Roshan MG, Gholami M. Novel D latches and D flip-flops ...
  • [10] Binaei R, Gholami M. Design of novel D flip-flops with ...
  • [11] Zoka S, Gholami M. Two Novel D-Flip Flops with Level ...
  • [12] Sabbaghi-Nadooshan R. A novel quantum-dot cellular automata CLB of FPGA. ...
  • [13] Gholami M. Phase detector with minimal blind zone and reset ...
  • [14] Sofimowloodi S, Razaghian F, Gholami M. Low-Power High-Frequency Phase Frequency ...
  • [15] Liu W, Lu L, O’Neill M, Swartzlander EE. A first ...
  • [16] Chakrabarty R, Mahato DK, Banerjee A, Choudhuri S, Dey M, ...
  • [17] Sabbaghi-Nadooshan R, Kianpour M. A novel QCA implementation of MUX-based ...
  • [18] Purkayastha T, De D, Chattopadhyay T. Universal shift register implementation ...
  • [19] Hashemi S, Navi K. New robust QCA D flip flop ...
  • [20] Abutaleb MM. A novel power-efficient high-speed clock management unit using ...
  • [1] Binaei R, Gholami M. Design of Multiplexer-Based D Flip-Flop with ...
  • [2] Amirzadeh Z, Gholami M. Counters Designs with Minimum Number of ...
  • [3] Lent CS, Tougaw PD, Porod W, Bernstein GH. Quantum cellular ...
  • [4] Tougaw PD, Lent CS. Logical devices implemented using quantum cellular ...
  • [5] Srivastava, Saket. "Probabilistic modeling of quantum-dot cellular automata." (2007). ...
  • [6] Shamsabadi AS, Ghahfarokhi BS, Zamanifar K, Movahedinia N. Applying inherent ...
  • [7] Khurasia A, Gambhir P. Quantum cellular automata. final project report. ...
  • [8] Zoka S, Gholami M. A novel rising Edge Triggered Resettable ...
  • [9] Roshan MG, Gholami M. Novel D latches and D flip-flops ...
  • [10] Binaei R, Gholami M. Design of novel D flip-flops with ...
  • [11] Zoka S, Gholami M. Two Novel D-Flip Flops with Level ...
  • [12] Sabbaghi-Nadooshan R. A novel quantum-dot cellular automata CLB of FPGA. ...
  • [13] Gholami M. Phase detector with minimal blind zone and reset ...
  • [14] Sofimowloodi S, Razaghian F, Gholami M. Low-Power High-Frequency Phase Frequency ...
  • [15] Liu W, Lu L, O’Neill M, Swartzlander EE. A first ...
  • [16] Chakrabarty R, Mahato DK, Banerjee A, Choudhuri S, Dey M, ...
  • [17] Sabbaghi-Nadooshan R, Kianpour M. A novel QCA implementation of MUX-based ...
  • [18] Purkayastha T, De D, Chattopadhyay T. Universal shift register implementation ...
  • [19] Hashemi S, Navi K. New robust QCA D flip flop ...
  • [20] Abutaleb MM. A novel power-efficient high-speed clock management unit using ...
  • نمایش کامل مراجع