بررسی رفتار نشست ولتاژ کنترل در مدارهای حلقه قفل فاز با در نظر گرفتن اثرات غیر ایده آل و حساسیت به تغییرات المانهای مدار
محل انتشار: فصلنامه مهندسی مخابرات جنوب، دوره: 12، شماره: 48
سال انتشار: 1402
نوع سند: مقاله ژورنالی
زبان: فارسی
مشاهده: 107
فایل این مقاله در 17 صفحه با فرمت PDF قابل دریافت می باشد
- صدور گواهی نمایه سازی
- من نویسنده این مقاله هستم
استخراج به نرم افزارهای پژوهشی:
شناسه ملی سند علمی:
JR_JCEJ-12-48_002
تاریخ نمایه سازی: 10 خرداد 1402
چکیده مقاله:
در این مقاله به بررسی جامعی از چگونگی رفتار نشست ولتاژ کنترل در اسیلاتورهای کنترل شده با ولتاژ(VCO) با در نظر گرفتن همه عوامل غیرایده آل در مدارهای حلقه قفل فاز پرداخته شده است. همچنین ساختارهای مختلف آشکار ساز فاز و تاثیر آنها بر روی سرعت قفل شدن مدار حلقه قفل فاز، ریپل ولتاژ کنترل و محدوده فرکانسی قفل با هم مقایسه خواهد شد. سه مدار حلقه قفل فاز با آشکاز فاز XOR، آشکارساز RS-FF و آشکارساز فاز دینامیکی در این مقاله بررسی شدند. شبیه سازیها در تکنولوژی ۰.۱۸µm-CMOS و با منبع تغذیه ۱.۸v انجام شد. نتایج شبیه سازی نشان می دهد محدوده عمل مدار حلقه قفل فاز شامل آشکار فاز دینامیکی با مدار پمپ بار نسبت به اثرات غیرایده آل نسبت به مدار حلقه قفل فاز شامل آشکار فاز XOR و مدار حلقه قفل فاز شامل آشکار فاز RS-FF ریپل کمتری دارد. واژه های کلیدی :حلقه قفل فاز، آشکارساز فاز، اسیلاتور کنترل شده با ولتاژ
کلیدواژه ها:
نویسندگان
ریحانه نظرآقایی
گروه برق، واحد بوشهر، دانشگاه آزاد اسلامی، بوشهر، ایران
عبدالرسول قاسمی
استادیار گروه برق، واحد بوشهر، دانشگاه آزاد اسلامی، بوشهر، ایران
نجمه چراغی شیرازی
استادیار گروه برق، واحد بوشهر، دانشگاه آزاد اسلامی، بوشهر، ایران
مراجع و منابع این مقاله:
لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :