طراحی گیت های دیجیتال

سال انتشار: 1402
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 20

فایل این مقاله در 19 صفحه با فرمت PDF قابل دریافت می باشد

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

EMAE02_016

تاریخ نمایه سازی: 20 فروردین 1403

چکیده مقاله:

این مقاله روش های طراحی و بهینه سازی مدار دیجیتالی زیرآستانه را با استفاده از گیت های منطقی ابرای افزایش مصونیت الکترومغناطیسی ارائه می دهد. گیت های منطقی اشمیت تریگر پیشنهادی بر اساس طراحی بافر با استفاده از ولتاژ دینامیکی MOS برای عملکردهای کم توان ارائه شدند. با توسعه دادن گیت اشمیت تریگر به NAND یا NOR، ما می توانیم به طور چشمگیری مصونیت از نویز را با تغییر کم توان مصرفی و کاهش قابل توجه حجم اشغالی در مقایسه با CMOSهای اشمیت تریگر مرسوم، درگستره افزایش ناچیز تاخیر، بهبود دهیم.

نویسندگان

بیتا دهقانی

دانشجوی مهندسی پزشکی موسسه ی آموزش عالی آپادانا،شیراز

آیدا ضیایی

دانشجوی مهندسی پزشکی موسسه ی آموزش عالی آپادانا،شیراز