طراحی مدار OTA توان پایین با استفاده از روش gm/ID
محل انتشار: شانزدهمین کنفرانس مهندسی برق ایران
سال انتشار: 1387
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 5,042
فایل این مقاله در 6 صفحه با فرمت PDF قابل دریافت می باشد
- صدور گواهی نمایه سازی
- من نویسنده این مقاله هستم
استخراج به نرم افزارهای پژوهشی:
شناسه ملی سند علمی:
ICEE16_343
تاریخ نمایه سازی: 6 اسفند 1386
چکیده مقاله:
تقویت کننده عملیاتی هدایت انتقالی (OTA) از مهم ترین بلوکهای مورد استفاده در مدارهای آنالوگ می باشد. در طراحی این بلوک، با هدف کاهش توان مصرفی و سطح، تا کنون روش های مختلفی بکار رفته است. در این مقاله طراحی یک مدار OTA توان پایین به کمک روش gm/ID ارائه می گردد. در این روش امکان طراحی ترانزیستورهای مدار در نواحی مختلف کار آنها وجود داشته و می توان در روند طراحی و بهینه سازی پارامترهای مورد نظر، ابعاد ترانزیستورها را با درجه آزادی بیشتر انتخاب نمود. مدار با استفاده از تکنولوژی 0.6um طراحی و صحت عملکرد آن با نتایج شبیه سازی HSPICE نشان داده شده است.
کلیدواژه ها:
نویسندگان
جمال فهندژ سعدی
دانشکده برق و کامپیوتر، دانشگاه صنعتی اصفهان
مراجع و منابع این مقاله:
لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :