تحلیل و بررسی ترانزیستورهای اثر میدانی بدون پیوند ماسفتی مبتنی برنانولوله کربنی

سال انتشار: 1395
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 942

فایل این مقاله در 10 صفحه با فرمت PDF قابل دریافت می باشد

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

EECCONF01_024

تاریخ نمایه سازی: 8 آبان 1395

چکیده مقاله:

ت اکنون مطالعات زیادی بر روی ترانزیستور های بدون اتصال انجام شده که ماده ای غیر از نانولوله کربنی در کانال آن استفاده شده است. در این پژوهش ساختار یک ترانزیستور اثر میدانی ماسفتی بدون اتصال مبتنی بر نانولوله کربنی که در آن از گیت کواکسیال استفاده شده است مورد بررسی قرار خواهد گرفت. به منظور شبیه سازی از روش تابع گرین غیرتعادلی NEGF) استفاده شده و اثر تغییرات اکسید، طول کانال، تغییرات ضخامت اکسید و تغییرات کایرالیتی بر عملکرد افزاره بررسی شده است. نتایج شبیه سازی نشان می دهد، افزایش ثابت دی الکتریک باعث بهبود ترارسانایی و نسبت ION/IOFF شده و از طرف دیگر منجر به افزایش خازن گیت و افزایش تاخیر می شود. با افزایش کایرالیتی جریان روشنایی و خاموشی افزایش می یابند و همچنین خازن گیت و ترارسانایی را نیز افزایش می دهد و باعث افزایش تاخیر ذاتی در افزاره می شود. با کاهش طول کانال،جریان خاموشی افزایش می یابد که باعث تخریب سوئینگ زیر آستانه می گردد و از طرف دیگر کنترل بیشتر گیت برروی کانال و افزایش gm را در پی خواهد داشت. افزایش ضخامت اکسید، باعث کاهش جریان خاموشی، بهبود نسبت ION/IOFF کاهش ترارسانایی، کاهش خازن گیت و کاهش تاخیر ذاتی در افزاره می شود.

کلیدواژه ها:

ترانزیستور بدون پیوند ماسفتی ، نانولوله کربنی ، تابع گرین غیرتعادلی

نویسندگان

مریم واحدی

گروه مهندسی برق ،واحد نور ،دانشگاه آزاد اسلامی ،نور ،ایران

سید صالح قریشی

گروه مهندسی برق ،واحد نور ،دانشگاه آزاد اسلامی ،نور ،ایران

رضا یوسفی

گروه مهندسی برق ،واحد نور ،دانشگاه آزاد اسلامی ،نور ،ایران

مراجع و منابع این مقاله:

لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :
  • Ratul Kumar Baruah, Roy P. Paily, (2013) "Double-Gate Junctionless Transistor ...
  • Jean-Nocel FUCHS, Mark Oliver GOERBIG, (2008) "Introduction to the Physical ...
  • Yudong Wu, (20 10)"Simulation of Graphene Electronic Devices", 7 October ...
  • Jing Guo*, Siyuranga o. Koswatta, Neophytos Neophytou, And Mark lundstrom, ...
  • J.-P. Colinge, C.-W. Lee, A. Afzalian, N. D. Akhavan, R. ...
  • Arash Dehzangi*1, Member, IEEE, Farhad Larki1, Burhanuddin Y. Majlis1, Senior ...
  • B.S Lim, M.K. Md Arshad, Noraini Othman, M.F.M. Fathil, M.F. ...
  • Suresh Gundapaneni, (2012) "Investigation of Junction-Les Transistor (JLT) for CMOS ...
  • JING GUO, SUPRIYO DATTA, M.P. ANANTRAM, MARK LUND STROM, (2004)" ...
  • J. Guo, S. Datta, M. Lundstrom, and M.P. Anantram, (2004) ...
  • Z. Ren, (2001) "Nanoscale Mosfets: Physics, Simulation and Design", Phd ...
  • نمایش کامل مراجع