منطق دومینوی جدید مقاوم در برابر جریان نشتی برای طراحی گیتهای عریض در فناوریهای مقیاس نانومتر
سال انتشار: 1395
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 590
فایل این مقاله در 10 صفحه با فرمت PDF قابل دریافت می باشد
- صدور گواهی نمایه سازی
- من نویسنده این مقاله هستم
استخراج به نرم افزارهای پژوهشی:
شناسه ملی سند علمی:
CBCONF01_0138
تاریخ نمایه سازی: 16 شهریور 1395
چکیده مقاله:
در این مقاله، یک منطق دومینوی جدید برای کاهش جریان نشتی گیتهای عریض بدون افزایش چشمگیر تاخیرپیشنهاد می شود. این تکنیک مداری مبتنی بر مقایسه جریان شبکه پایین کش (pull down network) با جریانمرجع می باشد. بدین طریق ولتاژ نوسان دو سر شبکه پایین کش کاهش می یابد و توان مصرفی کم می گردد. همچنیندر مدار پیشنهادی یک ترانزیستور در حالت دیودی با شبکه پایین کش سری شده است تا جریان نشتی مدار کاهش واستحکام مدار افزایش یابد. گیتهای عریض با استفاده از نرم افزار HSPICE در تکنولوژی 90nm CMOS در تاخیریکسان شبیه سازی شدند. نتایج شبیه سازی برای گیتهای OR 64 بیتی، 82 % کاهش توان و 8 برابر بهبود مصونیت دربرابر نویز در مدار پیشنهادی نسبت به مدار دومینوی متداول را نشان می دهند.
کلیدواژه ها:
نویسندگان
محمد آسیابی
استادیار گروه مهندسی برق، دانشکده فنی و مهندسی، دانشگاه دامغان، دامغان، ایران
محمدحسین فریدونی
دانشجوی رشته مهندسی برق، دانشکده فنی و مهندسی، دانشگاه دامغان، دامغان، ایران
مراجع و منابع این مقاله:
لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :