طراحی یک نوسان ساز کولپیتز کنترل شده با ولتاژ با نویز فاز کم و مصرف توان پایین در تکنولوژی CMOS 0.18-µm
محل انتشار: چهارمین کنفرانس مهندسی برق و الکترونیک ایران
سال انتشار: 1391
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 2,133
متن کامل این مقاله منتشر نشده است و فقط به صورت چکیده یا چکیده مبسوط در پایگاه موجود می باشد.
توضیح: معمولا کلیه مقالاتی که کمتر از ۵ صفحه باشند در پایگاه سیویلیکا اصل مقاله (فول تکست) محسوب نمی شوند و فقط کاربران عضو بدون کسر اعتبار می توانند فایل آنها را دریافت نمایند.
- صدور گواهی نمایه سازی
- من نویسنده این مقاله هستم
استخراج به نرم افزارهای پژوهشی:
شناسه ملی سند علمی:
ICEEE04_270
تاریخ نمایه سازی: 6 مهر 1391
چکیده مقاله:
یک نوسان ساز کنترل شده با ولتاژ کولپیتز کوپلاژ متقاطع تفاضلی افزایش (m)g با نویز فاز کم و توان مصرفی پایین با دامنه نوسان خروجی مناسب طراحی شده است. از تکنیک افزایش (m)g و حذف هارمونیک های فرکانس بالا برای بهبود شرایط راه اندازی و نویز فاز مدار و کاهش توان مصرفی استفاده شده است. نوسان ساز طراحی شده در تکنولوژی CMOS 0.18- µm شبیه سازی شده است و با منبع تغذیه 0.9-V و مصرف توان 3.9- mW در فرکانس GHz -5.29 5.41 عمل می کند نویز فاز شبیه سازی شده در فرکانس GHz - 5.35 ، مقدار dBc/Hz 103.1 و 125.6 به ترتیب برای فرکانس های آفست 100-KHz و 1-MHz و دامنه نوسان خروجی مدار 1-V می باشد. همچنین عملکرد FOM خوبی به میزان dBc/Hz 194.15 به دست آمده است.
نویسندگان
فروغ جهان بخش اصلی
دانشگاه آزاد اسلامی واحد بوشهر
مراجع و منابع این مقاله:
لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :