کاهش مساحت مبدل برعکس مجموعه پیمانه ی{ ۲۲n + ۱' ۲۲n - ۱' ۲۲n } با استفاده ازروش دو سطحی

سال انتشار: 1397
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 197

فایل این مقاله در 8 صفحه با فرمت PDF قابل دریافت می باشد

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

KAUCEE02_059

تاریخ نمایه سازی: 18 اردیبهشت 1400

چکیده مقاله:

در پردازنده های امروزی اغلب از سیستم دودویی استفاده میشود . عمده ایراد سیستم دودویی در این است که با افزایش تعداد بیتها انتشار زنجیره ای رقم نقلی بیشتر شده و به طبع آن سرعت محاسبات کاهش می یابد. به منظور غلبه بر انتشار رقم نقلی یکی از روشهای پیشنهادی بکارگیری سیستم اعداد مانده ای میباشد. سیستم اعداد مانده ای سیستمی با توان مصرفی کم و انتشار محدود رقم نقلی است که از پردازش پرسرعت و موازی برخی از محاسبات پشتیبانی میکند. در این سیستم با توجه به انتشار محدود رقم نقلی، محاسبات به صورت موازی انجام گرفته که نهایتا منجر به افزایش سرعت و کاهش توان مصرفی میگردد. در این مقاله با استفاده از روش تبدیل مبنای درهم مبدل برعکسی برای مجموعه پیمانه ی { ۲۲n + ۱' ۲۲n - ۱' ۲۲n } با رویکرد دو سطحی پیشنهاد شده است. مجموعه پیمانه های { ۲۲n + ۱' ۲۲n - ۱ } و{ ۲۲n , ۲۴n - ۱ } به ترتیب برای سطح اول و دوم در نظر گرفته شده و مدار مبدل برعکس با روش تبدیل مبنای درهم طراحی می شود. با توجه به نتایج شبیهسازی مساحت و پیچیدگی زمانی مبدل برعکس پیشنهادی به میزان قابل توجهی بهبود یافته است.

کلیدواژه ها:

سیستم اعداد مانده ای ، پردازش موازی ، VLSI ، معماری کامپیوتر

نویسندگان

سروش ستاریان

گروه مهندسی کامپیوتر، واحد تبریز، دانشگاه آزاد اسلامی، تبریز، ایران

شیوا تقی پور عیوضی

گروه مهندسی کامپیوتر، واحد تبریز، دانشگاه آزاد اسلامی، تبریز، ایران