Design of an ultra low –power CMOS Comparator

سال انتشار: 1391
نوع سند: مقاله کنفرانسی
زبان: انگلیسی
مشاهده: 1,555

فایل این مقاله در 5 صفحه با فرمت PDF قابل دریافت می باشد

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

ISCEE15_208

تاریخ نمایه سازی: 3 آذر 1391

چکیده مقاله:

In this paper, an ultra low –power CMOS Comparator circuit in the sub-threshold region is designed and simulated to minimize the power consumption . In this study, three comparator structures: HYBRID,SDPL and St-CMOS are introduced and the effect of power supply and temperature variations on the power consumption, delay, power-delay product and energy-delay product is analyzed and the simulation results are presented. Considering the simulation results, it is observed that SDPL technology obtains the least power consumption and and least delay and power delay product in comparison with other structures

کلیدواژه ها:

نویسندگان

Mohamad Aghaei jeshvaghani

Department of Electrical Engineering, Najafabad Branch, Islamic Azad University

Mehdi Dolatshahi

Department of Electrical Engineering, Najafabad Branch, Islamic Azad University

مراجع و منابع این مقاله:

لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :
  • Ghobadi. Nayereh, Majidi. Rabe'eh, Mehran. Mahdieh, Afzali-Kusha, Ali? Low power ...
  • -David A. Hodges, Horace G. Jackson, Resve A. Saleh -"analysis ...
  • -Granhaug. K., Aunet. S" Six subthreshold full adder cells characterized ...
  • -Predictive Technology Mode] (PTM) : Nanoscale Integration and M odeling ...
  • -Shams. A.M., Darwish. T.K., Bayoumi. M.A., Intel Corp., Hillsboro, OR, ...
  • نمایش کامل مراجع