طراحی رجیستر شیفت به چپ برگشت پذیر با قابلیت بار موازی و حفظ توازن با تکیه بر محاسبات پیچیدگی سخت افزاری

سال انتشار: 1402
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 60

فایل این مقاله در 10 صفحه با فرمت PDF قابل دریافت می باشد

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

ICTI06_038

تاریخ نمایه سازی: 16 دی 1402

چکیده مقاله:

در سیستم های نانوتکنولوژی محاسبات کوانتومی میتوانند در بهینه سازی توان مصرفی مدارهای CMOS با توان مصرفی کم استفاده شوند در این سیستم ها توان پایین بهره گیری از محاسبات کوانتومی و فناوری نانو استفاده از منطق برگشت پذیر میباشد. در سالهای اخیر توجه محققان برای طراحی مدارهایی با هدف کاهش اتلاف انرژی و کاربرد در محاسبات کوانتومی، بهینه سازی مصرف توان حداقل سازی مدار در مقیاس نانو و حداقل سازی حرارت تولیدی سبب شد تا منطق برگشت پذیر نقش مهمی در دنیای دیجیتال ایفا کند؛ به این دلیل که در سیستمهای مبتنی بر نانو تکنولوژی محاسبات کوانتومی میتوانند در بهینه سازی توان مصرفی مدارهای CMOS با توان مصرفی کم استفاده شوند. در این مقاله ابتدا یک حافظه نگهدار حالت برگشت پذیر جدید با قابلیت حفظ توازن پیشنهاد شده است. سپس با استفاده از حافظه نگهدار پیشنهادی برگشت پذیر که قابلیت حفظ توازن دارد یک طراحی بهینه از یک رجیستر بیتی و یک رجیستر شیفت به چپ برگشت پذیر ۱ بیتی با قابلیت حفظ توازن را پیشنهاد شده است. از این بلوک دیاگرام میتوان برای طراحی مدارهای مختلف استفاده کرد و در مقایسه با نمونه های موجود، نشان می دهد که این مدار بهنه تر و کارآمدتر است.

کلیدواژه ها:

محاسبات کوانتومی حفظ توازن منطق برگشت پذیر رجیستر شیفت به چپ

نویسندگان

محمد طالبی

شرکت برق منطقه ای خوزستان اهواز ایران

الهام یزدان ستا

دانشکده برق و کامپیوتر دانشگاه شهید بهشتی تهران ایران