بهبود منطق سه ارزشی برای محاسبات سیستم های ولتاژ پایین و کم توان

سال انتشار: 1392
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 888

فایل این مقاله در 8 صفحه با فرمت PDF قابل دریافت می باشد

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

EIAICC02_029

تاریخ نمایه سازی: 22 فروردین 1393

چکیده مقاله:

در این مقاله معکوس کننده های کم توان منطق سه ارزشی که مبنی بر ولتاژهای آستانه چند گانه هستند، معرفی می شود.همچنین از این معکوس کننده برای طراحی گیت های چندارزشی از جمله گیت های OR ،NAND و دیکدر سه ارزشی استفاده شده است طراحی این مدارها با تکنولوژیCMOS استاندارد انجام شده است و کارایی و صحت مدار پیشنهادی توسط نرم افزار بررسی می شود. برتری مدار ارایه شده در این مقاله در مقایسه با طراحی های دیگر، در کاهش توان مصرفی و مساحت اشغالی آن می باشد که آن را برای کاربرد در مدارهای کم توان مناسب می سازد.

نویسندگان

رقیه پورعباسعلی

سازمان نظام مهندسی ساختمان استان آذربایجان شرقی

بهرام چاوشی

سازمان نظام مهندسی ساختمان استان آذربایجان شرقی

رضا پورعباسعلی

سازمان نظام مهندسی ساختمان استان آذربایجان شرقی

مراجع و منابع این مقاله:

لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :
  • .R.santos, E.Milton." Multiple Valued logic Algebra for the synthesis of ...
  • _ _ _ for Voltage-Mode M ultiple-Valued Logic Circuits." IEEE, ...
  • App _ _ _ _ _ Journul of Advanced Research ...
  • _ _ CMOS [6].F. Toto and R. Saletti, "CMOS dynamic ...
  • .A. Srivastava, "Back gate bias method of threshold voltage _ ...
  • Systems (ISCAS), pp. V-123-V-126 May2003 ...
  • .H. Gundersen and Y. Berg, "Fast addition using balanced termarycounters ...
  • .H. T. Mouftah and I B. Jordan, "Integrated circuits for ...
  • _ _ _ _ J. of logic gates." IEEE, 2010. ...
  • نمایش کامل مراجع