بررسی و پیاده سازی یک حلقه قفل شده فاز (PLL) برای کار در محیطهای نامتعادل

سال انتشار: 1386
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 8,223

فایل این مقاله در 6 صفحه با فرمت PDF قابل دریافت می باشد

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

ICEE15_494

تاریخ نمایه سازی: 17 بهمن 1385

چکیده مقاله:

ساختارهای حلقه قفل شده فاز، PLL ، کاربردهای زیادی در شاخه مهندسی قدرت دارند. در مواردی که نیاز به عملکرد سنکرون یک مبدل با شبکه باشد، متعارف ترین روش استفاده از PLL است. معهذا اغتشاشات شبکه ناشی از نویز، عدم تعادل و هارمونیکها می تواند عملکرد یک PLL و سیستم متصل به آن را مخدوش نمایند. در این مقاله روش مقابله با عدم تعادل در ورودی PLL ها مورد بحث قرا رمی گیرند. چگونگی حذف تاثیر مولفه توالی منفی و صفر در حلقه فاز PLL توضیح داده شده و از طریق شبیه سازی نشان داده می شود. با استفاده از یک پردازنده DSP، نتایج عملی در تایید صحت نتایج تئوریک بدست می اید.

نویسندگان

حمیدرضا کارشناس

دانشگاه صنعتی اصفهان، دانشکده مهندسی برق و کامپیوتر

هادی ثقفی اصفهانی

دانشگاه صنعتی اصفهان، دانشکده مهندسی برق و کامپیوتر

مراجع و منابع این مقاله:

لیست زیر مراجع و منابع استفاده شده در این مقاله را نمایش می دهد. این مراجع به صورت کاملا ماشینی و بر اساس هوش مصنوعی استخراج شده اند و لذا ممکن است دارای اشکالاتی باشند که به مرور زمان دقت استخراج این محتوا افزایش می یابد. مراجعی که مقالات مربوط به آنها در سیویلیکا نمایه شده و پیدا شده اند، به خود مقاله لینک شده اند :
  • [l] D R Costa, J L. G B Rolim and ...
  • s J Lee, S, K Kang and S K Sul, ...
  • , pp 2167-2172, October 1999 ...
  • S. K Chung, "A Phase Tracking System for Three Phase ...
  • _ H R Karshenas and H Saghafi, " Dynamic Perfonance ...
  • _ Karimi-G hartemani and M R Iravani, ،0A Method for ...
  • _ Silva and E Coelho, "Analysis and Design of a ...
  • M T Bina and M D Eskandari, "Consequence of Unbalance ...
  • نمایش کامل مراجع