طراحی، شبیه سازی و پیاده سازی بخش های الکترونیک تداخل سنج سوپرهتروداین

سال انتشار: 1392
نوع سند: مقاله ژورنالی
زبان: فارسی
مشاهده: 686

فایل این مقاله در 11 صفحه با فرمت PDF قابل دریافت می باشد

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

JR_SAIRAN-4-1_004

تاریخ نمایه سازی: 17 فروردین 1395

چکیده مقاله:

تداخل سنج های سوپرهتروداین، روشی مناسب به منظور اندازه گیری های دقیق در نانومترولوژی است. با توجه به کم بودن سطح سیگنال های اندازه گیری و مبنا که از بخش نوری تداخل سنج سوپرهتروداین دریافت می شود، نیاز به مدارهایی برای آماده سازی سیگنال است. در بخش آماده سازی سیگنال، سیگنال های دریافتی پس از تقویت شدن، در هم ضرب می شوند به فرکانس پایین تر منتقل می شوند و برای اعمال به بخش اندازه گیری فاز آماده می شوند. در بخش اندازهگیری فاز، آشکارسازی فاز متناظر با جابه جایی هدف انجام می شود . در این مقاله، مدارهای بخش الکترونیک تداخل سنج سوپرهتروداین با فناوری CMOS 0.5μm طراحی، شبیه سازی و پیاده سازی شده است. این مدارها شامل تقویت کننده کم نویز کاسکود، فیلتر میان گذر با پهنای باند معادل فرکانس تداخل اولیه، مخلوط کننده متعادل دوگانه، فیلتر پایینگذر برای استخراج سیگنال با فرکانس تداخل ثانویه و مدار آشکارساز فاز است. با توجه به نتایج طراحی و شبیه سازی، قطعات مناسب جهت پیاده سازی بخش الکترونیک انتخاب شده اند. نتایج حاصل از این قطعات برای بخش آماده سازی سیگنال عبارت است از: تقویت کننده با بهره 19/41 dB و عدد نویز 2/7 dB و مخلوط کننده با محدوده RF/LO بین 80-2500 MHz ،محدوده IF بین DC-1000 مگاهرتز و IIP3 برابر با 28/5 dBm . برای بخش اندازه گیرفاز مداری کم نویز بر اساس مبدل زمان به دیجیتال ( TDC ) با قابلیت تفکیک پذیری یک نانو ثانیه به منظور اندازه گیری اختلاف فاز متناظر با جابه جایی نانومتری طراحی و پیاده سازی شده است.

کلیدواژه ها:

نویسندگان

زهرا دشتبان

کارشناسی ارشد، دانشکده برق و کامپیوتر، دانشگاه تربیت دبیر شهید رجائی

سعید علیائی

استادیار دانشکده برق کامپیوتر،دانشگاه تربیت دبیر شهید رجائی