بررسی مزایا و معایب یک سلول جدید حافظه SRAM با مصرف توان پایین در تکنولوژی های CMOS و FinFET

سال انتشار: 1401
نوع سند: مقاله کنفرانسی
زبان: فارسی
مشاهده: 220

فایل این مقاله در 11 صفحه با فرمت PDF قابل دریافت می باشد

استخراج به نرم افزارهای پژوهشی:

لینک ثابت به این مقاله:

شناسه ملی سند علمی:

CARSE06_144

تاریخ نمایه سازی: 26 اردیبهشت 1401

چکیده مقاله:

امروزه با کاهش مقیاس قطعات الکترونیکی در تکنولوژی ساخت بمنظور افزایش تراکم ترانزیستورها در یک تراشه و افزایش کارایی، اثرات نامطلوب به نام اثرات کانال کوتاه (مانند افزایش جریان خاموشی، کاهش سد پتانسیل در سمت درین، پدیده کاهش ولتاژ آستانه، تونل زنی گیت و...) پدیدار میشوند که کارایی قطعه را کاهش میدهند.جهت کاهش این اثرات ،یکی از ساختارهایی که در تکنولوژی های ساخت بسیار مورد توجه قرار گرفته است، FinFET می باشد. سلول حافظه SRAM شش ترانزیستوری متداول در ناحیه زیرآستانه عملکرد مناسبی ندارد. برای کاهش توان مصرفی عملکرد حافظه در ناحیه زیرآستانه بسیار ضروری است. با طراحی سلول ارائه شده و سلول شش ترانزیستوری متداول و یک سلول دیگر از مقالات اخیر برای مقایسه و با استفاده از تکنولوژی ۰۹ نانومتر صنعتی و انجام شبیه سازی با HSPICE ملاحظه میشود که طرح ارائه شده نسبت به سلول شش ترانزیستور به میزان ۴۹.۰۵% پایداری خواندن را بهبود داده است

کلیدواژه ها:

نویسندگان

محمد رضایی چوکامی

دانشجوی کارشناسی دانشکده چمران رشت